电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N4Q001EG-0141CDI

产品描述Programmable Oscillators
产品类别无源元件   
文件大小163KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

8N4Q001EG-0141CDI在线购买

供应商 器件名称 价格 最低购买 库存  
8N4Q001EG-0141CDI - - 点击查看 点击购买

8N4Q001EG-0141CDI概述

Programmable Oscillators

8N4Q001EG-0141CDI规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
Programmable Oscillators
产品
Product
XO

文档预览

下载PDF文档
Quad-Frequency Programmable XO IDT8N4Q001 REV G
DATA SHEET
General Description
The IDT8N4Q001 is a Quad-Frequency Programmable Clock
Oscillator with very flexible frequency programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum high clock frequency and low phase noise performance.
The device accepts 2.5V or 3.3V supply and is packaged in a small,
lead-free (RoHS 6) 10-lead ceramic 5mm x 7mm x 1.55mm package.
Besides the four default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N4Q001 can be programmed via the I
2
C
interface to output clock frequencies between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷
N
(N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to four
independent PLL divider registers (P, MINT, MFRAC and N),
reprogramming those registers to other frequencies under control of
FSEL0 and FSEL1 is supported. The extended temperature range
supports wireless infrastructure, telecommunication and networking
end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order
codes), re-programmable by I
2
C
I
2
C programming interface for the output clock frequency and
internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
One 2.5V, 3.3V LVDS clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.253ps
(typical), integer PLL feedback configuration
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.263ps
(typical), integer PLL feedback configuration
Full 2.5V or 3.3V supply modes
-40°C to 85°C ambient operating temperature
Available in Lead-free (RoHS 6) package
Block Diagram
OSC
f
XTAL
÷MINT,
MFRAC
2
25
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
DNU 1
OE 2
GND 3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
DD
7 nQ
6 Q
7
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
IDT8N4Q001
10-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N4Q001GCD
REVISION A
MARCH 6, 2012
1
©2012 Integrated Device Technology, Inc.
Signal conditioning for piezoelectric sensors.pdf
本帖最后由 dontium 于 2015-1-23 13:38 编辑 Signal conditioning for piezoelectric sensors.pdf 本帖最后由 安_然 于 2010-9-25 08:31 编辑 ] ...
安_然 模拟与混合信号
谁有2007年全国大学生电子设计竞赛中的支流稳压电源设计
本帖最后由 paulhyde 于 2014-9-15 09:40 编辑 谁有2007年全国大学生电子设计竞赛中的直流稳压电源设计?有的能发给小弟做参考吗 我们今年的毕业设计要做这个!! 要求: (1)输出电压:范 ......
675060621 电子竞赛
封装大全
元件的封装大全,觉得有用,大家学习学习哦...
很坏 PCB设计
CCS中debug版本与release有什么区别?
我在CCS 2.20.18上编译一编码程序,其中cmd文件是用.cdb自动生成的,在debug下编译成功,在目标板上也运行良好。可是用release时,却出现很多错误。 请各位高手指点一下,release版本和debug有 ......
baihe 嵌入式系统
晒晒我的运动装备
因在北方,根据季节不同,运动也有所不同,我的运动装备也很多。 冬天的时候,这几年雾霾严重,在外运动等于慢性自杀。选择室内运动比较多,如篮球、羽毛球等。 318058 3180 ......
xscc 聊聊、笑笑、闹闹
嵌入式初学 请教大家关中断的问题
这学期学校开了嵌入式的基础课 讲到关中断的知识点 想了解深入一些 大家能不能推荐点儿有用的资料呢?或者加我QQ再交流 860451511 先谢谢大家啦...
ssssssss 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2082  2910  2860  1313  845  50  54  48  13  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved