电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

C17AH1R9B7PN-X1T

产品描述Multilayer Ceramic Capacitors MLCC - SMD/SMT 1000V 1.9pF Low ESR
产品类别无源元件   
文件大小266KB,共6页
制造商Dielectric Laboratories
下载文档 详细参数 全文预览

C17AH1R9B7PN-X1T在线购买

供应商 器件名称 价格 最低购买 库存  
C17AH1R9B7PN-X1T - - 点击查看 点击购买

C17AH1R9B7PN-X1T概述

Multilayer Ceramic Capacitors MLCC - SMD/SMT 1000V 1.9pF Low ESR

C17AH1R9B7PN-X1T规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Dielectric Laboratories
产品种类
Product Category
Multilayer Ceramic Capacitors MLCC - SMD/SMT
RoHSDetails
电容
Capacitance
1.9 pF
电压额定值 DC
Voltage Rating DC
1 kVDC
电介质
Dielectric
AH
容差
Tolerance
0.1 pF
外壳代码 - in
Case Code - in
1111
外壳代码 - mm
Case Code - mm
2828
最大工作温度
Maximum Operating Temperature
+ 125 C
最小工作温度
Minimum Operating Temperature
- 55 C
产品
Product
RF Microwave / High Q
系列
Packaging
Reel
封装 / 箱体
Package / Case
1111 (2828 metric)
端接类型
Termination Style
SMD/SMT
类型
Type
RF Microwave MLCC
工厂包装数量
Factory Pack Quantity
1000

文档预览

下载PDF文档
AH Series
High Q
P90
±
20 ppm/°C
Multilayer Capacitors
Dielectric Information
Dielectric
Code
AH
Temperature
Coefficient
-55°C to +125°C
(ppm/°C)
Max
P90 ± 20
DF @
1 MHz
(% Max)
0.05
Insulation Resistance
(MW)
@+25°C
>10
6
@+125°C
>10
5
Case Size Definitions
Available
Case
Sizes
11
17
18
22
40
Available
Terminations
TUSZEPQYMWVR
T
TUSZEPQYMWVR
T
UZEWV
USZEPQYMWVR
TUSZEPQYMWVR
Width Range
(W)
0.056 ± 0.020
Length Range
(L)
Thickness Gap Min.
(Max)
(Between
(T)
Bands)
0.012
0.032
0.036
0.104
0.23
0.059 ± 0.018
0.06
0.064 ± 0.023
0.112 ± 0.026
0.116 ± 0.028
0.12
0.115 ± 0.029
0.125 ± 0.035
0.118 ± 0.032
0.125 ± 0.035
0.12
0.252 ± 0.040
0.226 ± 0.038
0.156
0.381 ± 0.049
0.384 ± 0.052
0.156
Dimensions listed include the termination
All dimensions are in inches
Band Min Band Max
(Plated)
(Plated)
(B)
(B)
0.006
0.033
N/A
N/A
0.006
0.054
N/A
N/A
0.006
0.054
N/A
N/A
N/A
N/A
Case Size Definitions (Leaded Parts)
Leaded Part
Case Size
11 ribbon
17 ribbon
17 wire
Lead
Codes
A, B
C
A, B
E, F
A
Lead Code
Definitions
Body dimensions include termination, lead and ceramic.
All dimensions are in inches
B
C
.137 ± .029
.112 ± .026
0.120 max
50% max
0.2
Body
Length
.064 ± .024
Body
Width
.057 ± .021
Body
Thickness
0.060 max
Max Lead
Coverage
(fillet)
Lead
Length
(Min.)
Lead Width
.041 ± .009
.086 ± .014
.019
diameter
E
Lead
Thickness
.005 ± .002
.004 ± .002
--
Offset Max
--
.030max
--
--
F
NOTE: Please contact a sales representative for Laser Marking and Packaging availability.
Dielectric Laboratories Inc.
Phone:
315-655-8710
Fax:
315-655-8179
QUALITY SYSTEM AS9100 + ISO 9001:2000 CERTIFIED
2777 Route 20 East, Cazenovia, NY 13035
Email:
sales@dilabs.com
Web:
http://www.dilabs.com
ENVIRONMENTAL SYSTEM ISO 14001:2004 CERTIFIED
peekb()的奇怪现象
诸位大虾: 好! 小弟在编CAN卡驱动时,想清中断位,于是写这样的语句: recv_flag = peekb(address, 3); 工作正常,中断位成功清。在程序中recv_flag对我没什么用 ......
yangjie050322 嵌入式系统
为什么封装生成软件生成的封装总有一些机械孔?
如题,一些封装生成软件如LP Wizard生成的封装为什么会有一些机械孔,这是孔的作用是什么? 263007 ...
flashtt PCB设计
为您的3G手机选取合适的DSP
经过多年的准备,3G手机的推出已提到日程上.3G TD-SCDMA和WCDMA手机的设计很复杂,而分隔问题对现有的基带处理器带来了挑战.本文主要探讨3G基带所面临的挑战,可编程DSP的要求,以及平衡处理等问 ......
lorant DSP 与 ARM 处理器
新手入职
本人新手入职,对电路设计比较感兴趣,不知道有没有大虾能够提供一些经验,怎么才能循序渐进的成为一名合格的硬件工程师,主要是电路设计和PCB设计...
zdd PCB设计
求教:如何在cygwin上搭建PowerPC交叉编译环境?
本来已经在Linux下有一个eldk的编译器了.但由于PC经常工作在XP下,所以就在XP下安装了一个虚拟Linux环境的CygWin,想在cygwin上搭建PowerPC交叉编译环境(主要针对MPC875). 哪位有这方面的成功经 ......
汪园园 嵌入式系统
网上开店全攻略 [荐]
“十亿人民九亿商,还有一亿在观望!”郑智化这句听起来夸张的歌词,在网络世界里说不定真能成为现实,网上开店,让“商人”角色和每一个普通人的距离一下子变得那么近。那么,如何成为一个网上 ......
maker 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 39  2259  1224  2866  2190  59  28  13  51  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved