电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

54ACT646WC

产品描述Registered Bus Transceiver, 1-Func, 8-Bit, True Output, CMOS, CDFP24,
产品类别逻辑    逻辑   
文件大小425KB,共11页
制造商Monolithic Memories
下载文档 详细参数 全文预览

54ACT646WC概述

Registered Bus Transceiver, 1-Func, 8-Bit, True Output, CMOS, CDFP24,

54ACT646WC规格参数

参数名称属性值
是否Rohs认证不符合
Objectid100654579
Reach Compliance Codeunknown
YTEOL0
控制类型INDEPENDENT CONTROL
计数方向BIDIRECTIONAL
JESD-30 代码R-XDFP-F24
JESD-609代码e0
逻辑集成电路类型REGISTERED BUS TRANSCEIVER
位数8
功能数量1
端口数量2
端子数量24
最高工作温度125 °C
最低工作温度-55 °C
输出特性3-STATE
输出极性TRUE
封装主体材料CERAMIC
封装代码DFP
封装等效代码FL24,.4
封装形状RECTANGULAR
封装形式FLATPACK
认证状态Not Qualified
筛选级别MIL-STD-883 Class C
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
触发器类型POSITIVE EDGE
请教在飓风3FPGA上关于DDR接口实现的问题
在Cyclone111的25F324C5FPGA上实现DDR的时序接口电路,遇到很大的麻烦,由于该芯片没有对应的现成可调用的DQ和DQS模块,须手动编写接口VHDL程序,在DQS和DQ的读写时许实现上遇到很大麻烦,用PLL ......
eeleader FPGA/CPLD
华为资料,电容相关
华为资料,电容相关。基础资料 ...
suhaihui 综合技术交流
关于CPLD的小问题。。。求解
请问一下,在foundation3.1(我们学校用的)中,xc9500和spartan的电路图通用么?在spartan里的s10pc84画的图,可以编译成功,转成xc9500里的xc95108pc84无法用。。。有知道的么?谢谢啦,高手来 ......
诸葛小小呆 FPGA/CPLD
延时时间怎么计算?
请问在DCOCTL=0XEO; BCSCTL1=0X00; BCSCTL2=0X00; 下,延时10ns怎么写呢?C下怎么看指令周期呢?...
cryptowings 微控制器 MCU
【小梅哥SoC】AC501-SoC开发板默认Linux系统中LED开机闪烁关闭方法
本帖最后由 小梅哥 于 2019-1-29 11:13 编辑 问题描述 很多用户在拿到AC501-SoC开发板后,都会发现开发板上的两个FPGA侧IO驱动的LED开机后会默认闪烁,当用户做自己的实验时,如果用户希望 ......
小梅哥 FPGA/CPLD
问一下msp430f5438的晶振不能正常的问题
msp430f5438的最小系统,5438A可以正常,但是用5438就不正常,用的是的外部晶振,当用25M的时候,有时候不能起振,复位电路是按手册上画的,结果复位电路不能用?有什么注意事项? ...
fish001 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2851  24  2694  1647  2649  37  22  38  14  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved