电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AH100M000DG

产品描述LVPECL Output Clock Oscillator, 10MHz Min, 1417MHz Max, 100MHz Nom, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小326KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

550AH100M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
550AH100M000DG - - 点击查看 点击购买

550AH100M000DG概述

LVPECL Output Clock Oscillator, 10MHz Min, 1417MHz Max, 100MHz Nom, ROHS COMPLIANT PACKAGE-6

550AH100M000DG规格参数

参数名称属性值
是否Rohs认证符合
包装说明ROHS COMPLIANT PACKAGE-6
Reach Compliance Codecompliant
其他特性TRAY
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率185 ppm
频率稳定性20%
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
端子数量6
最大工作频率1417 MHz
最小工作频率10 MHz
标称工作频率100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
输出负载50 OHM
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.8mm
电源3.3 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率130 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1.4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
6
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.1 4/13
Copyright © 2013 by Silicon Laboratories
Si550
LINUX一句话精彩问答
LINUX一句话精彩问答...
xiaotian105 Linux开发
220v交流电降压到12v的芯片有没有?
要做一个应急灯,老师说最好用芯片做出来,所以我求各位大神指点一下,有没有那种220v降压到12V的降压芯片。本人菜鸟,勿喷。谢谢了。...
重生 DIY/开源硬件专区
请教下,谁有像这样格式的农历计算方法啊 ?
请教下,谁有像这样格式的农历计算方法啊 ? 主要农历的计算方法,特别是处理 像 2035.12.1 2032.12.1 这样的,在这个月里面都出现了各一次 农历的 29 或者是 30 2035.12.1 的 ......
hpdell stm32/stm8
处理所有LED串的必备工具
各位新年好呀!:) TI的美女小编在逛TI的在线技术支持社区(www.deyisupport.com)时发现一篇LED方面很赞的技术经验文章,今天和大家分享一下。 文章的作者是美国国家半导体南欧公司现场应 ......
德州仪器 模拟与混合信号
TMS320F28335怎么从PCB上取下来?用25*25的热风枪嘴还是28*28的?
TMS320F28335怎么从PCB上取下来?用25*25的热风枪嘴还是28*28的?238237 ...
caijianfa55 PCB设计
滤波、放大模拟输出的电路设计
数模转换之后的模拟信号在输出之前一般要对信号进行滤波、放大。 本电路就是针对模拟输出信号,对其进行信号调理,使用了7阶椭低通圆滤波器进行滤波,设计的截止频率为80Mhz,在此基础上可 ......
Jacktang 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 162  1966  199  1726  1618  30  36  6  57  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved