电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570CAC000589DG

产品描述Oscillators CORE 30MHZ CMOS 3.3V 50PPM 10-160MHZ
产品类别无源元件    振荡器   
文件大小547KB,共37页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570CAC000589DG在线购买

供应商 器件名称 价格 最低购买 库存  
570CAC000589DG - - 点击查看 点击购买

570CAC000589DG概述

Oscillators CORE 30MHZ CMOS 3.3V 50PPM 10-160MHZ

570CAC000589DG规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
振荡器类型CMOS
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
大家来看四轴脑洞大开!!!
本帖最后由 DavidZH 于 2017-3-28 14:00 编辑 四轴的热潮是毋庸置疑的,目前航拍等还是很成熟的,那其他应用呢,来看看看下面的脑洞打开的应用; 291655 ...
DavidZH ST传感器与低功耗无线技术论坛
Vxworks cf卡启动 AtaXbdDevCreate ERROR
vxworks 6.6 用CF卡启动,出现下面的错误: AtaXbdDevCreate ERROR – Device 1 om Controller 0 not installed Error during AtaXbdDevCreate : 0/1 ata01 0 errno = 0x41 config.h文 ......
hwh 实时操作系统RTOS
队列深度 (QueueDepth) 对硬盘性能的影响
在做性能测试的时候,主机端有时会成为瓶颈。 有时,可能即使弄了很猛的主机,但是 测试结果还是达不到最优,可以注意一下主机端对于挂过来的卷的 Queue Depth 设置。 下面的文章是将硬盘的 N ......
白丁 综合技术交流
毕业了,低价清一些板子~需要的看一下
本帖最后由 595818431 于 2014-6-24 18:53 编辑 毕业了,低价出一些没怎么用过的板子~~有需要的顶一下。买板赠送学妹QQ号哦{:1_86:}155090漂亮学妹~~~女神啊 155084 TI的EK-LM4F ......
595818431 淘e淘
有没基于51pwm直流电机调速的
跪求基于51pwm直流电机调速的 ...
thankday 电子竞赛
元器件科普之各类总线
谈总线之前,首先应该明白总线是什么。度娘的完整定义是:总线是计算机各种功能部件之间传送信息的公共通信干线,它是由导线组成的传输线束,按照计算机所传输的信息种类。 其实,总线就是 ......
灞波儿奔 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1920  2713  414  2734  2698  54  49  24  36  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved