电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962-9318706HTC

产品描述Cache SRAM Module, 128KX32, 45ns, CMOS, HEX-IN-LINE, SINGLE CAVITY, WITH STANDOFFS-66
产品类别存储    存储   
文件大小213KB,共32页
制造商White Microelectronics
下载文档 详细参数 全文预览

5962-9318706HTC概述

Cache SRAM Module, 128KX32, 45ns, CMOS, HEX-IN-LINE, SINGLE CAVITY, WITH STANDOFFS-66

5962-9318706HTC规格参数

参数名称属性值
包装说明HEX-IN-LINE, SINGLE CAVITY, WITH STANDOFFS-66
Reach Compliance Codeunknown
最长访问时间45 ns
其他特性CONFIGURABLE AS 512K X 8
备用内存宽度16
JESD-30 代码S-XHIP-P66
JESD-609代码e4
长度30.1 mm
内存密度4194304 bit
内存集成电路类型CACHE SRAM MODULE
内存宽度32
功能数量1
端子数量66
字数131072 words
字数代码128000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织128KX32
封装主体材料UNSPECIFIED
封装代码HIP
封装形状SQUARE
封装形式IN-LINE
并行/串行PARALLEL
认证状态Not Qualified
座面最大高度6.22 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式PIN/PEG
端子节距2.54 mm
端子位置HEX
宽度30.1 mm
Base Number Matches1

文档预览

下载PDF文档
REVISIONS
LTR
G
H
J
DESCRIPTION
Added device type 11. Added vendor cage 0EU86 for device type 05
through 09. -sld
Figure 1; changed the maximum limit for dimension D3 from 1.060
inches to 1.086 inches for case outlines 4 and 5. -sld
Added note to paragraph 1.2.2 and table I regarding the 4 transistor
design. Added footnote 3 for case outlines U, T, X, And Y on the
bulletin page. Redrew entire document. -sld
Added device types 12 through 18. -sld
DATE (YR-MO-DA)
99-08-27
00-02-07
00-11-14
APPROVED
Raymond Monnin
Raymond Monnin
Raymond Monnin
K
01-11-13
Raymond Monnin
REV
SHEET
REV
SHEET
REV STATUS
OF SHEETS
PMIC N/A
K
15
K
16
K
17
K
18
REV
SHEET
PREPARED BY
Steve L. Duncan
CHECKED BY
Michael C. Jones
K
19
K
20
K
21
K
1
K
22
K
2
K
23
K
3
K
24
K
4
K
25
K
5
K
26
K
6
K
7
K
8
K
9
K
10
K
11
K
12
K
13
K
14
STANDARD
MICROCIRCUIT
DRAWING
THIS DRAWING IS
AVAILABLE
FOR USE BY ALL
DEPARTMENTS
AND AGENCIES OF THE
DEPARTMENT OF DEFENSE
AMSC N/A
DEFENSE SUPPLY CENTER COLUMBUS
COLUMBUS, OHIO 43216
APPROVED BY
Kendall A. Cottongim
MICROCIRCUIT, HYBRID, DIGITAL, STATIC
RANDOM ACCESS MEMORY, CMOS, 128K x
32-BIT
SIZE
A
SHEET
CAGE CODE
DRAWING APPROVAL DATE
94-06-24
REVISION LEVEL
K
67268
1 OF
26
5962-93187
DSCC FORM 2233
APR 97
DISTRIBUTION STATEMENT A. Approved for public release; distribution is unlimited.
5962-E621-01
飞思卡尔的P&E multilink烧写器,连接好硬件后下载程序,发现提示如下错误:
我用的是飞思卡尔的P&E multilink烧写器,连接好硬件后下载程序,发现提示如下错误:communications with the target failed:the target MCU has no clock or wrong BDM clockspeed is used o ......
kwq498901 NXP MCU
学winCE一定要会C++和ARM吗
学winCE一定要会C++和ARM吗...
stephenliu 嵌入式系统
成功秘诀
儿子问父亲:“我明天就要挂牌开诊所了,您能不能传授一点 成功的秘诀呢?” 父亲爽快地说:“反正我要退休了,说出来也不要紧:你在写诊 断书时,字迹要尽量模糊,而在收费单上,要写得尽量 ......
lixiaohai8211 聊聊、笑笑、闹闹
msp430驱动TLV5618产生正玄波
92216...
hezeliangl 微控制器 MCU
怎么提高放大倍数?
本帖最后由 paulhyde 于 2014-9-15 09:30 编辑 这是一个高频小信号放大器,怎么提高它的放大倍数?请各位大侠指点一下!三极管是s9018,电感是自己用漆包线绕的,电感值大小没测! 本帖最后 ......
cltx 电子竞赛
90纳米工艺时代挑战多多但终能克服
为了真正实用,工艺移植的实施必须非常清楚,这样,设计人员无需了解如何进行更改的详情即可从中获益。虽然大多数公司的产品发展蓝图均将随年份变化的工艺移植描述为 fiat accompli,但工艺改 ......
gaoyanmei PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1915  718  2697  2588  362  23  1  29  47  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved