电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI52111-A1-GTR

产品描述Processor Specific Clock Generator, 100MHz, CMOS, PDSO8, ROHS COMPLIANT, MO-153AA, TSSOP-8
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小1MB,共20页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 选型对比 全文预览

SI52111-A1-GTR在线购买

供应商 器件名称 价格 最低购买 库存  
SI52111-A1-GTR - - 点击查看 点击购买

SI52111-A1-GTR概述

Processor Specific Clock Generator, 100MHz, CMOS, PDSO8, ROHS COMPLIANT, MO-153AA, TSSOP-8

SI52111-A1-GTR规格参数

参数名称属性值
是否Rohs认证符合
包装说明TSSOP,
Reach Compliance Codecompliant
ECCN代码EAR99
JESD-30 代码R-PDSO-G8
长度4.4 mm
端子数量8
最高工作温度85 °C
最低工作温度-40 °C
最大输出时钟频率100 MHz
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)NOT SPECIFIED
主时钟/晶体标称频率25 MHz
座面最大高度1.2 mm
最大供电电压3.46 V
最小供电电压3.13 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度3 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, PROCESSOR SPECIFIC
Base Number Matches1

文档预览

下载PDF文档
S i5 2111- A1/ A 2
PCI-E
XPRESS
G
EN
1 S
INGLE
O
UTPUT
C
LOCK
G
ENERATOR
Features
PCI-Express Gen 1 compliant
Low power HCSL differential
output buffer
Supports Serial-ATA (SATA) at
100 MHz
No termination resistors required
25 MHz Crystal Input or Clock
input
Triangular spread spectrum
profile for maximum EMI
reduction (Si52111-A2)
Extended Temperature:
–40 to 85 °C
3.3 V Power supply
Small package 10-pin TDFN
(3x3 mm)
Si52111-A1 does not support
spread spectrum outputs
Si52111-A2 supports 0.5% down
spread outputs
For PCIe Gen 2 applications, see
Si52111-B3/B4
For PCIe Gen 3 applications, see
Si52111-B5/B6
Ordering Information:
See page 13
Applications
Network Attached Storage
Multi-function Printer
Pin Assignments
Wireless Access Point
Routers
VDD
1
2
3
4
5
10
9
8
7
6
VDD
NC
NC
DIFF1
DIFF1
Description
Si52111-A1/A2 is a high-performance, PCIe clock generator that can
source one PCIe clock output from a 25 MHz crystal or clock input. The
clock output is compliant to PCIe Gen 1 specifications. The ultra-small
footprint (3x3 mm) and industry leading low power consumption make
Si52111-A1/A2 the ideal clock solution for consumer and embedded
applications.
VDD
XOUT
XIN/CLKIN
VSS
VSS
Patents pending
XIN/CLKIN
XOUT
PLL
Divider
DIFF1
VSS
Rev 1.2 7/14
Copyright © 2014 by Silicon Laboratories
Si52111-A1/A2

SI52111-A1-GTR相似产品对比

SI52111-A1-GTR SI52111-A2-GTR SI52111-A1-GM2R SI52111-A2-GM2R
描述 Processor Specific Clock Generator, 100MHz, CMOS, PDSO8, ROHS COMPLIANT, MO-153AA, TSSOP-8 Processor Specific Clock Generator, 100MHz, CMOS, PDSO8, ROHS COMPLIANT, MO-153AA, TSSOP-8 Processor Specific Clock Generator, 100MHz, CMOS, PDSO10, 3 X 3 MM, ROHS COMPLIANT, MO-229, TDFN-10 Processor Specific Clock Generator, 100MHz, CMOS, PDSO10, 3 X 3 MM, ROHS COMPLIANT, MO-229, TDFN-10
是否Rohs认证 符合 符合 符合 符合
包装说明 TSSOP, TSSOP, HVSON, HVSON,
Reach Compliance Code compliant compliant compliant compliant
ECCN代码 EAR99 EAR99 EAR99 EAR99
JESD-30 代码 R-PDSO-G8 R-PDSO-G8 S-PDSO-N10 S-PDSO-N10
长度 4.4 mm 4.4 mm 3 mm 3 mm
端子数量 8 8 10 10
最高工作温度 85 °C 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C
最大输出时钟频率 100 MHz 100 MHz 100 MHz 100 MHz
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP TSSOP HVSON HVSON
封装形状 RECTANGULAR RECTANGULAR SQUARE SQUARE
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, HEAT SINK/SLUG, VERY THIN PROFILE SMALL OUTLINE, HEAT SINK/SLUG, VERY THIN PROFILE
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
主时钟/晶体标称频率 25 MHz 25 MHz 25 MHz 25 MHz
座面最大高度 1.2 mm 1.2 mm 0.8 mm 0.8 mm
最大供电电压 3.46 V 3.46 V 3.46 V 3.46 V
最小供电电压 3.13 V 3.13 V 3.13 V 3.13 V
标称供电电压 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES
技术 CMOS CMOS CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子形式 GULL WING GULL WING NO LEAD NO LEAD
端子节距 0.65 mm 0.65 mm 0.5 mm 0.5 mm
端子位置 DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
宽度 3 mm 3 mm 3 mm 3 mm
uPs/uCs/外围集成电路类型 CLOCK GENERATOR, PROCESSOR SPECIFIC CLOCK GENERATOR, PROCESSOR SPECIFIC CLOCK GENERATOR, PROCESSOR SPECIFIC CLOCK GENERATOR, PROCESSOR SPECIFIC
Base Number Matches 1 1 1 1
为什么集成电路IC需要自己的去耦电容?
为了保证高频输入和输出,每个集成电路(IC)都必须使用电容将各电源引脚连接到器件上的地,原因有二:防止噪声影响其本身的性能以及防止它传输噪声而影响其它电路的性能。 电力线就像天线一 ......
fish001 模拟与混合信号
为什么高频电路就这么难做
初涉足高频电路,按照网络上铺天盖地得电路图设计制作了多个300MHZ的放大电路,调试结果,不管是9018还是3355等三极管,信号根本没有放大反而衰减了,在电源上的信号也输出信号大。我百思不得其 ......
老毒物 无线连接
邮票焊盘的封装
各位大神,能发我一份邮票焊盘的封装吗? ...
平漂流 PCB设计
CSI24Cxx1设计参考
CIS24进参考,设计的还是需要自己来做一下 ...
rain 单片机
【KW41Z】项目实施规划以及Kinetis FREEDOM套件开箱
本帖最后由 传媒学子 于 2017-5-4 20:57 编辑 bg3.png我的题目是 《基于NXP-KW41Z的智能电力监测仪的设计》 非常有幸能够获得参加此次比赛的机会。 本帖子将就该项目的具体实施方案、FRE ......
传媒学子 NXP MCU
降低成本 ADI发布WiMAX终端RF收发器
降低成本 ADI发布WiMAX终端RF收发器 美国模拟器件公司(Analog Devices, Inc.,纽约证券交易所代码: ADI),全球领先的高性能信号处理解决方案供应商,10月10~12日在美国波士顿WiMAX世界峰 ......
yanming 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1077  1685  1675  2102  2929  22  34  43  59  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved