电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC891M000DG

产品描述CMOS/TTL Output Clock Oscillator, 891MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531QC891M000DG概述

CMOS/TTL Output Clock Oscillator, 891MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC891M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率891 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有关计算机控制机顶盒进行远程操作 急求 价格面议
问题比较简单: 现在需要远程控制一个机顶盒,通过pc向机顶盒发模拟遥控器发出控制信号,从而控制机顶盒。用irda的红外接口可能比较难实现,可能需要做一个单片机来发出红外信号。 欢 ......
fengjia 嵌入式系统
G题的大家来2947357
本帖最后由 paulhyde 于 2014-9-15 09:04 编辑 大家来一起讨论下~~~人多力量大~~~ ...
hower 电子竞赛
PWM控制芯片SG3525资料电路
PWM控制芯片SG3525资料电路...
剑雪紫轩 模拟与混合信号
谁能给我讲一下PCI-TO-ISA桥的原理啊????????
PCI-TO-ISA下的设备,设备地址是如何出现在64K一下的啊? 如何才能知道PCI-TO-ISA下有哪些设备,他们是像检测PCI设备那样检测吗????...
amw196209 嵌入式系统
2410板子执行程序出错 - cannot execute binary file
本人刚接触嵌入式编程 交叉编译了S32410的文件系统 把自己编译的hello绑在里面了 烧进去执行就出错 提示 cannot execute binary file 请问何解?谢谢 实在没法子 google上找了也进展 :(...
qijiguo99 嵌入式系统
求大神告知如何用链表设计求两个稀疏多项式之和
新人一枚,求大神告知如何用链表设计求两个稀疏多项式之和,{:1_85:}跪求程序...
小开1120 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2082  1229  2834  1776  2398  42  25  58  36  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved