电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB39M0000DG

产品描述LVPECL Output Clock Oscillator, 39MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MB39M0000DG概述

LVPECL Output Clock Oscillator, 39MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB39M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率39 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求这款STlink的引脚定义
之前在论坛上的一个网友那买的,上边写着ST-link V3.0,那个淘宝被删了,没发看描述,下边这个是之前那网友发的帖子 https://bbs.eeworld.com.cn/thread-375311-1-1.html ...
lidonglei1 stm32/stm8
74HC4066可直接与3.3V单片机相连?
求助!74HC4066采用4v供电后,其I/O口可直接与3.3v单片机的I/O口相连吗?...
beijk 51单片机
GPRS无法下载FTP内容!!!!!
我用WM5的手机通过ACTIVESYNC ,usb口与电脑同步的时候,程序可以正常下载FTP中的内容,, 但是拔去USB连接线,在手机上开通GPRS业务(通过IE打开一个网页,图标显示了"G"),然后再运行程序下载的时候 ......
fu2521 嵌入式系统
场效应管(FET)的工作原理总结
场效应管(FET)的工作原理总结...
instru_sen 模拟电子
自动灭火装置、电水壶自动断电控制器电路原理
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 53181该装置的电路工作原理见下图。JS是一根很细的金属丝,它在被保护物上缠绕几个圈后再串接于LSE的①、②脚间。当JS完好时,LSE的①、② ......
探路者 消费电子
2006年第一季度十大热门逻辑芯片和可编程逻辑阵列
2006年第一季度十大热门逻辑芯片和可编程逻辑阵列 TI的RS-485收发器可提供15kV以上ESD保护 编辑推荐:德州仪器(Texas Instruments)最新的3.3V和5V全双工RS-485收发器可提供超过15kV的ES ......
settleinsh FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1868  2171  1184  1645  1468  3  58  1  19  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved