电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

BUK9614-55T/R

产品描述TRANSISTOR 68 A, 55 V, 0.014 ohm, N-CHANNEL, Si, POWER, MOSFET, FET General Purpose Power
产品类别分立半导体    晶体管   
文件大小56KB,共8页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

BUK9614-55T/R概述

TRANSISTOR 68 A, 55 V, 0.014 ohm, N-CHANNEL, Si, POWER, MOSFET, FET General Purpose Power

BUK9614-55T/R规格参数

参数名称属性值
包装说明SMALL OUTLINE, R-PSSO-G2
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性LOGIC LEVEL COMPATIBLE, ESD PROTECTED
雪崩能效等级(Eas)200 mJ
外壳连接DRAIN
配置SINGLE WITH BUILT-IN DIODE
最小漏源击穿电压55 V
最大漏极电流 (ID)68 A
最大漏源导通电阻0.014 Ω
FET 技术METAL-OXIDE SEMICONDUCTOR
JESD-30 代码R-PSSO-G2
元件数量1
端子数量2
工作模式ENHANCEMENT MODE
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式SMALL OUTLINE
极性/信道类型N-CHANNEL
最大脉冲漏极电流 (IDM)240 A
认证状态Not Qualified
表面贴装YES
端子形式GULL WING
端子位置SINGLE
晶体管应用SWITCHING
晶体管元件材料SILICON
Base Number Matches1

文档预览

下载PDF文档
Philips Semiconductors
Product specification
TrenchMOS™ transistor
Logic level FET
GENERAL DESCRIPTION
N-channel enhancement mode logic
level field-effect power transistor in a
plastic envelope suitable for surface
mounting. Using ’trench’ technology
the device features very low on-state
resistance and has integral zener
diodes giving ESD protection up to
2kV. It is intended for use in
automotive and general purpose
switching applications.
BUK9614-55
QUICK REFERENCE DATA
SYMBOL
V
DS
I
D
P
tot
T
j
R
DS(ON)
PARAMETER
Drain-source voltage
Drain current (DC)
Total power dissipation
Junction temperature
Drain-source on-state
resistance
V
GS
= 5 V
MAX.
55
68
142
175
14
UNIT
V
A
W
˚C
mΩ
PINNING - SOT404
PIN
1
2
3
mb
gate
drain
source
drain
DESCRIPTION
PIN CONFIGURATION
mb
SYMBOL
d
g
2
1
3
s
LIMITING VALUES
Limiting values in accordance with the Absolute Maximum System (IEC 134)
SYMBOL
V
DS
V
DGR
±V
GS
I
D
I
D
I
DM
P
tot
T
stg
, T
j
PARAMETER
Drain-source voltage
Drain-gate voltage
Gate-source voltage
Drain current (DC)
Drain current (DC)
Drain current (pulse peak value)
Total power dissipation
Storage & operating temperature
CONDITIONS
-
R
GS
= 20 kΩ
-
T
mb
= 25 ˚C
T
mb
= 100 ˚C
T
mb
= 25 ˚C
T
mb
= 25 ˚C
-
MIN.
-
-
-
-
-
-
-
- 55
MAX.
55
55
10
68
48
240
142
175
UNIT
V
V
V
A
A
A
W
˚C
ESD LIMITING VALUE
SYMBOL
V
C
PARAMETER
Electrostatic discharge capacitor
voltage
CONDITIONS
Human body model
(100 pF, 1.5 kΩ)
MIN.
-
MAX.
2
UNIT
kV
THERMAL RESISTANCES
SYMBOL
R
th j-mb
R
th j-a
PARAMETER
Thermal resistance junction to
mounting base
Thermal resistance junction to
ambient
CONDITIONS
-
Minimum footprint, FR4
board
TYP.
-
50
MAX.
1.05
-
UNIT
K/W
K/W
April 1998
1
Rev 1.000

BUK9614-55T/R相似产品对比

BUK9614-55T/R BUK9614-55/T3 BUK9614-55-T
描述 TRANSISTOR 68 A, 55 V, 0.014 ohm, N-CHANNEL, Si, POWER, MOSFET, FET General Purpose Power TRANSISTOR 68 A, 55 V, 0.014 ohm, N-CHANNEL, Si, POWER, MOSFET, FET General Purpose Power TRANSISTOR 68 A, 55 V, 0.014 ohm, N-CHANNEL, Si, POWER, MOSFET, FET General Purpose Power
包装说明 SMALL OUTLINE, R-PSSO-G2 SMALL OUTLINE, R-PSSO-G2 SMALL OUTLINE, R-PSSO-G2
Reach Compliance Code unknown unknown unknown
ECCN代码 EAR99 EAR99 EAR99
其他特性 LOGIC LEVEL COMPATIBLE, ESD PROTECTED LOGIC LEVEL COMPATIBLE, ESD PROTECTED LOGIC LEVEL COMPATIBLE, ESD PROTECTED
雪崩能效等级(Eas) 200 mJ 200 mJ 200 mJ
外壳连接 DRAIN DRAIN DRAIN
配置 SINGLE WITH BUILT-IN DIODE SINGLE WITH BUILT-IN DIODE SINGLE WITH BUILT-IN DIODE
最小漏源击穿电压 55 V 55 V 55 V
最大漏极电流 (ID) 68 A 68 A 68 A
最大漏源导通电阻 0.014 Ω 0.014 Ω 0.014 Ω
FET 技术 METAL-OXIDE SEMICONDUCTOR METAL-OXIDE SEMICONDUCTOR METAL-OXIDE SEMICONDUCTOR
JESD-30 代码 R-PSSO-G2 R-PSSO-G2 R-PSSO-G2
元件数量 1 1 1
端子数量 2 2 2
工作模式 ENHANCEMENT MODE ENHANCEMENT MODE ENHANCEMENT MODE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE
极性/信道类型 N-CHANNEL N-CHANNEL N-CHANNEL
最大脉冲漏极电流 (IDM) 240 A 240 A 240 A
认证状态 Not Qualified Not Qualified Not Qualified
表面贴装 YES YES YES
端子形式 GULL WING GULL WING GULL WING
端子位置 SINGLE SINGLE SINGLE
晶体管应用 SWITCHING SWITCHING SWITCHING
晶体管元件材料 SILICON SILICON SILICON
Base Number Matches 1 1 1
诚聘嵌入式系统工程师
猎头职位【广州】 岗位职责: 1、负责设备驱动、内核及bootloader开发及优化; 2、负责部分应用程序开发; 3、参与产品需求分析、系统架构/方案设计; 4、负责撰写相关设计文档; 5、参 ......
ff318421749 求职招聘
信号完整性分析
发书,《信号完整性分析》...
uestclgj 模拟电子
Quartus II 读写ram
有9个接收ram,在主程序中以状态机的形式扫描9个ram里有没有接收数据,如果有数据并接收完设一flag并把数据读出来,读完后清零flag。当主程序只扫描其中一个ram屏蔽其他ram的时候,是正常读数据 ......
sven FPGA/CPLD
键灯共扫原理图,请高手确认一下.
附一个PDF的电路图....
qushaobo LED专区
初学者疑惑,希望参加工作的前辈指点
本人是电子专业的大二学生,平常学数电,模电,电路分析什么的,学的时候也没什么感觉,到开单片机后,对这门课很感兴趣,觉得以前的模电,数电也用上了.学过单片机后.听说得往arm转.但有觉得单片机还 ......
forgetful 嵌入式系统
and r2,r2,#0x0ffff不行!怎么把高半部清零?
提示说Immediate 0x0000ffff out of range for this operation. 当然,Reference Manual没有看太仔细. 帮帮忙大家....
haoya84 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1854  1673  577  530  1804  1  22  40  17  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved