电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VA105M000BG

产品描述CMOS Output Clock Oscillator, 105MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531VA105M000BG概述

CMOS Output Clock Oscillator, 105MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VA105M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率105 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
你们想要的GD32450I-EVAL哦~开箱晒图拉~~~
我就想问,开箱想不想看~~~ 你懂的~管仔来开箱,表示有情况~~ 493248 我还挺喜欢GD这种包装的,简洁干净清爽~ 来张全家福,一套整整齐齐的~盘里有资料啦~~ 493249 ......
okhxyyo 国产芯片交流
基于89s52的电容表(源码+电路+pcb)
这电容表非常的好 可测频率0-60Mhz...
qrhrrong DIY/开源硬件专区
用单片机设计一个0到999的计数器
谁可以把倒计时的99变成0到99的计数 变成999的计数更好 ...
seven0000 51单片机
混合波束形成:未来5G建设的新主力
波束形成是一种用于蜂窝通信和其他应用的成熟技术。波束形成最初是基于各种模拟信号链技术和过程发展起来的。一般来说,波束形成将天线阵列元素组合在一起,以控制的角度引导信号,使特定接收机 ......
okhxyyo 无线连接
OTL放大器
如附件图片所示的电路; 如何理解B点电压随正半期信号电压增大而升高? VD1和VD2是二极管啊,交流信号如何通过呢? 麻烦高手们指点下小弟,感谢! ...
Gjinbiao 模拟电子
电路板防拆丝印,电路设计中你们都用吗
在一个群里看到这种电路板防拆的聊天,觉得挺有意思的,发出来让同行们了解,讨论一下651683 听说有一种特殊的丝印墨水 打上去透明的 加热第一次自然放凉激活 第二次加热就会显现出来字 ......
zhangdaoyu 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1237  2643  426  1505  2766  56  50  45  6  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved