电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACHB44.736/13.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACHB44.736/13.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACHB44.736/13.500规格参数

参数名称属性值
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
Modelsim se 10.4报错
本帖最后由 duqiheng861110 于 2017-4-30 23:02 编辑 Modelsim se 10.4报错 什么意思啊 有人知道吗 ...
duqiheng861110 FPGA/CPLD
蜂鸟E203RISCV处理器采用自定义汇编指令和NICE总线对协处理器内存进行读写控制思路
分享的是基于蜂鸟E203内核的SoC设计中,主机通过NICE总写队协处理器内存及寄存器的读写控制思路。 在我们的作品中通过指令的funct7段定义了如下两条自定义汇编指令: lkram从蜂鸟E203 ......
火辣西米秀 国产芯片交流
循环冗余检验(CRC)原理与实现(中文)
循环冗余检验(CRC)原理与实现(中文)...
jsznbzas DSP 与 ARM 处理器
【记录】ARM-linux开发之按键控制
本帖最后由 ywlzh 于 2016-7-30 11:19 编辑 驱动框架: 采用混杂驱动程序的框架,具体细节在下面这个帖子二楼做过描述 https://bbs.eeworld.com.cn/thread-495558-1-1.html 硬件电路图 ......
ywlzh ARM技术
【长期招聘】北京海淀-年薪60万起-嵌入式软硬件工程师
北京中科腾越科技发展有限公司 电力二次设备 / 变电站自动化 / 工控 / 通讯管理机、记录仪、录波器等 办公地址:北京市海淀区东北旺西路8号启明星辰大厦2层6区 长期高薪招聘嵌 ......
中科腾越 求职招聘
我用QUARTUS做了个原理图出错了
Error: Node "X0" is missing source Error: Node "X2" is missing source Error: Node "X5" is missing source Error: Node "X6" is missing source Error: Node "X1" is missing source ......
dengyu_long FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 496  2789  224  2524  1653  10  57  5  51  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved