电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24WC02YA-TE13C

产品描述1K/2K/4K/8K/16K-Bit Serial E2PROM
文件大小45KB,共9页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

CAT24WC02YA-TE13C概述

1K/2K/4K/8K/16K-Bit Serial E2PROM

文档预览

下载PDF文档
CAT24WC01/02/04/08/16
1K/2K/4K/8K/16K-Bit Serial E
2
PROM
FEATURES
s
400 KHZ I
2
C Bus Compatible*
s
1.8 to 6.0Volt Operation
s
Low Power CMOS Technology
s
Write Protect Feature
s
Self-Timed Write Cycle with Auto-Clear
s
1,000,000 Program/Erase Cycles
s
100 Year Data Retention
s
8-pin DIP, 8-pin SOIC or 8 pin TSSOP
s
Commercial, Industrial and Automotive
— Entire Array Protected When WP at V
IH
s
Page Write Buffer
Temperature Ranges
DESCRIPTION
The CAT24WC01/02/04/08/16 is a 1K/2K/4K/8K/16K-
bit Serial CMOS E
2
PROM internally organized as 128/
256/512/1024/2048 words of 8 bits each. Catalyst’s
advanced CMOS technology substantially reduces de-
vice power requirements. The the CAT24WC01/02/04/
08/16 feature a 16-byte page write buffer. The device
operates via the I
2
C bus serial interface, has a special
write protection feature, and is available in 8-pin DIP, 8-
pin SOIC or 8-pin TSSOP.
PIN CONFIGURATION
DIP Package (P)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
BLOCK DIAGRAM
SOIC Package (J)
EXTERNAL LOAD
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
5020 FHD F01
DOUT
ACK
VCC
VSS
WORD ADDRESS
BUFFERS
SENSE AMPS
SHIFT REGISTERS
COLUMN
DECODERS
TSSOP Package (U)
(* Available for 24WC01 and 24WC02 only)
SDA
START/STOP
LOGIC
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
XDEC
WP
CONTROL
LOGIC
E
2
PROM
PIN FUNCTIONS
Pin Name
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
Function
Device Address Inputs
Serial Data/Address
Serial Clock
Write Protect
+1.8V to +6.0V Power Supply
Ground
SCL
A0
A1
A2
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
24WCXX F03
DATA IN STORAGE
HIGH VOLTAGE/
TIMING CONTROL
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© 1999 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 25051-00 3/98
S-1
SDRAM的时钟相移到底该怎么选?
网上的黑金板教程和我学校的老师都说不重要,取经验值就行,但一个是-75度,一个是-60度。特权同学的教程说要根据官方文档计算,我照着那个方法算了一个时间。 但是我的板子的SDRAM还是有问题 ......
jiabujia FPGA/CPLD
FPGA设计中的编程技巧
本人搜集的FPGA设计中的编程技巧(免费下载)!共同学习,共同进步!...
呱呱 FPGA/CPLD
音乐彩灯的求助
我想做一个采集音乐的幅度和频率的模块,来反馈给我的mcu去控制多路led,需要一个什么样的ic?求各路大神指点下。一般应该是采集喇叭端口的音频吧,这样才会对音乐的输出没有干扰吧!前面看到一 ......
麻袋 测试/测量
ADS下的结构体对齐问题
问一个在ADS编译器下关于结构体对齐的问题. 如下结构体: typedef struct { U8 bLength; U8 bDescriptorType; #pragma pack(paush,1 struct { U8 address:4; ......
xboy3721 嵌入式系统
谁用过AT9261的CE5 BSP,1.7源码版本的
ATMEL年初总算放出了一系列带源码的WINCE BSP了,但是我在使用AT9261的CE5带源码1.7版本的BSP时,在编译的过程中总是报如下错误: BUILD: Directory: D:\WINCE500\PLATFORM\AT91SAM9261EK\S ......
ngy922 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 157  2802  549  1137  452  43  41  5  52  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved