电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB51M0000DG

产品描述LVPECL Output Clock Oscillator, 51MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AB51M0000DG概述

LVPECL Output Clock Oscillator, 51MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB51M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率51 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有关TinyM0新电路的新发现
我以前抱怨过LPC1343的AD结果不稳定,也说了不见得就是芯片的问题,有可能是电路相互因素。 看TinyM0新电路,发现模拟电路供电和数字电路供电已经相互隔离了。这样可以排除更多的干扰因素。 ......
zhdphao NXP MCU
NRF905 频率设置
140922 如图所示,NRF905 在433MHZ频段可以设置成具体的几个频率,我想知道在433频段最大可以设置成多少,是每个字节加1,433小数点后的数加1吗?我没找到这块的详细资料,有的话还望提供一下 ......
zzbaizhi 微控制器 MCU
小白紧急求助:关于winCE4.2的SD卡驱动程序问题
我在做毕业设计的时候需要用SD卡对存储进行扩展 因此想了解一下CE4.2中的SD卡驱动程序如何编写,同时也希望看看由OEM提供的驱动,但是在 \WINCE420\PUBLIC\COMMON\OAK\DRIVERS下找不到SD卡驱 ......
denniao 嵌入式系统
求两块STM32F429IDISCOVERY(STM32F429ZI),带屏的,
本帖最后由 石玉 于 2015-1-23 16:31 编辑 最近想搞uclinux,LWIP等东西,而且工作上可以会用到F4的芯片,求购两块STM32F429IDISCOVERY,那位大神有闲置的,别让板子吃灰了,:):):) QQ97158 ......
石玉 淘e淘
《半导体工业的发展及Altera新器件》
《半导体工业的发展及Altera新器件》...
wanggq FPGA/CPLD
滤波电路在无输入时有一个-3.36V的电压输出
第一级是放大电路,第二级是滤波电路。正常通电,零输入条件下,输出端(红笔圈起来)会有-3.36V的偏置电压,而且电路的损耗特别大,基本没有实现放大功能。用万用表测量了放大器的正反向输入端 ......
喝罐红牛继续飞 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2894  532  2808  1568  1634  47  41  44  15  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved