电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HCTS132DMSR

产品描述HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14
产品类别逻辑    逻辑   
文件大小124KB,共9页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
下载文档 详细参数 选型对比 全文预览

HCTS132DMSR概述

HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14

HCTS132DMSR规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Renesas(瑞萨电子)
零件包装代码DIP
包装说明SIDE BRAZED, CERAMIC, DIP-14
针数14
Reach Compliance Codenot_compliant
系列HCT
JESD-30 代码R-CDIP-T14
JESD-609代码e0
逻辑集成电路类型NAND GATE
最大I(ol)0.004 A
功能数量4
输入次数2
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装等效代码DIP14,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
Prop。Delay @ Nom-Sup22 ns
传播延迟(tpd)25 ns
认证状态Not Qualified
施密特触发器YES
筛选级别MIL-PRF-38535 Class V
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
总剂量200k Rad(Si) V
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
HCTS132MS
August 1995
Radiation Hardened
Quad 2-Input NAND Schmitt Trigger
Pinouts
14 LEAD CERAMIC DUAL-IN-LINE
METAL SEAL PACKAGE (SBDIP)
MIL-STD-1835 CDIP2-T14
TOP VIEW
A1 1
B1 2
Y1 3
A2 4
14 VCC
13 B4
12 A4
11 Y4
10 B3
9 A3
8 Y3
Features
• 3 Micron Radiation Hardened SOS CMOS
• Total Dose 200K RAD (Si)
• SEP Effective LET No Upsets: >100 MEV-cm
2
/mg
• Single Event Upset (SEU) Immunity < 2 x 10
-9
Errors/Bit-Day
(Typ)
• Dose Rate Survivability: >1 x 10
12
RAD (Si)/s
• Dose Rate Upset >10
10
RAD (Si)/s 20ns Pulse
• Latch-Up Free Under Any Conditions
• Military Temperature Range:
-55
o
C
to
+125
o
C
• Significant Power Reduction Compared to LSTTL ICs
• DC Operating Voltage Range: 4.5V to 5.5V
• LSTTL Input Compatibility
- VIL = 0.8V Max
- VIH = VCC/2 Min
• Input Current Levels Ii
5µA at VOL, VOH
B2 5
Y2 6
GND 7
14 LEAD CERAMIC METAL SEAL
FLATPACK PACKAGE (FLATPACK)
MIL-STD-1835 CDFP3-F14
TOP VIEW
A1
B1
Y1
A2
B2
Y2
GND
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
B4
A4
Y4
B3
A3
Y3
Description
The Intersil HCTS132MS is a Radiation Hardened Quad 2-Input
NAND Schmitt Trigger inputs. A high on both inputs forces the
output to a Low state.
The HCTS132MS utilizes advanced CMOS/SOS technology to
achieve high-speed operation. This device is a member of
radiation hardened, high-speed, CMOS/SOS Logic Family.
The HCTS132MS is supplied in a 14 lead Ceramic flatpack
(K suffix) or a SBDIP Package (D suffix).
TRUTH TABLE
INPUTS
OUTPUTS
Bn
L
H
L
H
Yn
H
H
H
L
Ordering Information
PART
NUMBER
HCTS132DMSR
TEMPERATURE
RANGE
-55
o
C to +125
o
C
SCREENING
LEVEL
Intersil Class
S Equivalent
Intersil Class
S Equivalent
PACKAGE
14 Lead SBDIP
An
L
L
H
H
14 Lead
Ceramic
Flatpack
14 Lead SBDIP
nA
(1, 4, 9, 12)
HCTS132KMSR
-55
o
C to +125
o
C
NOTE: L = Logic Level Low, H = Logic level High
Functional Diagram
HCTS132D/
Sample
HCTS132K/
Sample
+25
o
C
Sample
+25
o
C
Sample
14 Lead
Ceramic
Flatpack
Die
nY
(3, 6, 8, 11)
nO
(2, 5, 10, 13)
HCTS132HMSR
+25
o
C
Die
CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.
http://www.intersil.com or 407-727-9207
|
Copyright
©
Intersil Corporation 1999
Spec Number
File Number
500
518604
3062.1
DB NA

HCTS132DMSR相似产品对比

HCTS132DMSR HCTS132KMSR HCTS132HMSR
描述 HCT SERIES, QUAD 2-INPUT NAND GATE, CDIP14 HCT SERIES, QUAD 2-INPUT NAND GATE, CDFP14, CERAMIC, DFP-14 HCT SERIES, QUAD 2-INPUT NAND GATE, UUC14
厂商名称 Renesas(瑞萨电子) Renesas(瑞萨电子) Renesas(瑞萨电子)
零件包装代码 DIP DFP DIE
包装说明 SIDE BRAZED, CERAMIC, DIP-14 CERAMIC, DFP-14 DIE,
针数 14 14 14
Reach Compliance Code not_compliant not_compliant unknown
系列 HCT HCT HCT
JESD-30 代码 R-CDIP-T14 R-CDFP-F14 R-XUUC-N16
逻辑集成电路类型 NAND GATE NAND GATE NAND GATE
功能数量 4 4 4
输入次数 2 2 2
端子数量 14 14 16
封装主体材料 CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED UNSPECIFIED
封装代码 DIP DFP DIE
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 IN-LINE FLATPACK UNCASED CHIP
传播延迟(tpd) 25 ns 25 ns 21 ns
认证状态 Not Qualified Not Qualified Not Qualified
筛选级别 MIL-PRF-38535 Class V MIL-PRF-38535 Class V MIL-PRF-38535 Class V
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V 4.5 V
标称供电电压 (Vsup) 5 V 5 V 5 V
表面贴装 NO YES YES
技术 CMOS CMOS CMOS
端子形式 THROUGH-HOLE FLAT NO LEAD
端子位置 DUAL DUAL UPPER
总剂量 200k Rad(Si) V 200k Rad(Si) V 200k Rad(Si) V
是否Rohs认证 不符合 不符合 -
JESD-609代码 e0 e0 -
最大I(ol) 0.004 A 0.004 A -
最高工作温度 125 °C 125 °C -
最低工作温度 -55 °C -55 °C -
封装等效代码 DIP14,.3 FL14,.3 -
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED -
电源 5 V 5 V -
Prop。Delay @ Nom-Sup 22 ns 22 ns -
施密特触发器 YES YES -
温度等级 MILITARY MILITARY -
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) -
端子节距 2.54 mm 0.5 mm -
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED -
宽度 7.62 mm 2 mm -
Base Number Matches 1 1 -
DC-DC 转换技术手册(2)
DC-DC 转换技术手册DC-CD一般都像 数模和模数转换口是一样的本文详细的介绍了与转换相关的技术手册 ...
rain 测试/测量
数字恒温烙铁
资料介绍: 调节温度精确,省电 http://www.cndzz.com/user/show/1447.htm...
maker 嵌入式系统
占空比为50%的脉冲怎么做
哪位知道利用一个时间继电器,一个relay,做一个占空比为50%的脉冲, 我只能做个脉冲,占空比做不了50%,哪位知道的话回复一下,先谢了。...
eric.liu 模拟电子
S/PDIF接口信号输出问题
S/PDIF接口输出分为以下两种: 598832598833 图一是以光纤形式输出吗? 图二同轴输出两个蓝色框的作用是将信号做差分吗? ...
1nnocent 综合技术交流
找电子类工作
失业了求工作。本人2010年毕业,自动化专业。从事逆变器硬件研发,工作经验3年...
elvike 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2134  1727  2646  1000  2356  57  2  45  21  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved