电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HD74HC114RP-EL

产品描述HC/UH SERIES, J-K FLIP-FLOP, PDSO14, FP-14DN
产品类别逻辑    逻辑   
文件大小47KB,共8页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
下载文档 详细参数 选型对比 全文预览

HD74HC114RP-EL概述

HC/UH SERIES, J-K FLIP-FLOP, PDSO14, FP-14DN

HD74HC114RP-EL规格参数

参数名称属性值
厂商名称Renesas(瑞萨电子)
零件包装代码SOIC
包装说明SOP,
针数14
Reach Compliance Codecompliant
其他特性WITH INDIVIDUAL SET INPUTS
系列HC/UH
JESD-30 代码R-PDSO-G14
长度8.65 mm
逻辑集成电路类型J-K FLIP-FLOP
位数2
功能数量1
端子数量14
最高工作温度85 °C
最低工作温度-40 °C
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
传播延迟(tpd)190 ns
认证状态Not Qualified
座面最大高度1.75 mm
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)4.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
触发器类型NEGATIVE EDGE
宽度3.95 mm
Base Number Matches1

文档预览

下载PDF文档
HD74HC114
Dual J-K Flip-Flops (with Preset, Common Clear and
Common Clock)
Description
This flip-flop is edge sensitive to the clock input and change state on the negative transition of the clock
pulse. each flip-flop has independent J, K and preset inputs and Q and
Q
outputs. Two flip-flops are
controlled by a common clear and a common clock. Preset and clear are independent of the clock and
accomplished by a low logic level on the corresponding input.
Features
High Speed Operation: t
pd
(Clock to Q) = 18 ns typ (C
L
= 50 pF)
High Output Current: Fanout of 10 LSTTL Loads
Wide Operating Voltage: V
CC
= 2 to 6 V
Low Input Current: 1 µA max
Low Quiescent Supply Current: I
CC
(static) = 2 µA max (Ta = 25°C)

HD74HC114RP-EL相似产品对比

HD74HC114RP-EL HD74HC114RP HD74HC114FP HD74HC114FP-EL
描述 HC/UH SERIES, J-K FLIP-FLOP, PDSO14, FP-14DN HC/UH SERIES, J-K FLIP-FLOP, PDSO14, FP-14DN HC/UH SERIES, NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14, FP-14DA HC/UH SERIES, J-K FLIP-FLOP, PDSO14, FP-14DA
厂商名称 Renesas(瑞萨电子) Renesas(瑞萨电子) Renesas(瑞萨电子) Renesas(瑞萨电子)
零件包装代码 SOIC SOIC SOIC SOIC
包装说明 SOP, SOP, SOP, SOP,
针数 14 14 14 14
Reach Compliance Code compliant compliant unknown unknown
系列 HC/UH HC/UH HC/UH HC/UH
JESD-30 代码 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14
长度 8.65 mm 8.65 mm 10.06 mm 10.06 mm
逻辑集成电路类型 J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP
位数 2 2 2 2
功能数量 1 1 1 1
端子数量 14 14 14 14
最高工作温度 85 °C 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C
输出极性 COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SOP SOP SOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE
传播延迟(tpd) 190 ns 190 ns 190 ns 190 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 1.75 mm 1.75 mm 2.2 mm 2.2 mm
最大供电电压 (Vsup) 6 V 6 V 6 V 6 V
最小供电电压 (Vsup) 2 V 2 V 2 V 2 V
标称供电电压 (Vsup) 4.5 V 4.5 V 4.5 V 4.5 V
表面贴装 YES YES YES YES
技术 CMOS CMOS CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子形式 GULL WING GULL WING GULL WING GULL WING
端子节距 1.27 mm 1.27 mm 1.27 mm 1.27 mm
端子位置 DUAL DUAL DUAL DUAL
触发器类型 NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE
宽度 3.95 mm 3.95 mm 5.5 mm 5.5 mm
其他特性 WITH INDIVIDUAL SET INPUTS WITH INDIVIDUAL SET INPUTS - WITH INDIVIDUAL SET INPUTS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2385  194  1133  602  1166  47  39  57  5  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved