电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACCA47.457/16.665

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACCA47.457/16.665概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACCA47.457/16.665规格参数

参数名称属性值
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
MSP430F149
1.哪位大侠能给我MSP430F149的中文管脚功能说明图,详细点的。2.另外我在尝试写SVS电压监测,在IAR上编译老是提示SVSCTL控制寄存器未定义, 我查了一下自动生成的头文件,还真没有关于SVS的宏 ......
zhangya0916 微控制器 MCU
CAN总线及其应用技术
1CAN总线简介及其特点 CAN网络(ControllerAreaNetwork)是现场总线技术的一种,它是一种架构开放、广播式的新一代网络通信协议,称为控制器局域网现场总线。CA ......
frozenviolet 汽车电子
工业物联网(IIoT)设计资源中心
点击进入>>工业物联网(IIoT)设计资源中心 欢迎访问安森美半导体工业物联网(IIoT)设计资源中心。在这里您可以找到配合多种应用的设计流程的信息,如安防及监控、智慧城市、智能家庭、工业自动 ......
EEWORLD社区 综合技术交流
请问有人用INTEL的编译器,编译过linux内核吗?
从网络上找了个补丁可以,可以凑活的编译通过,但是启动有warning而且速度很慢。 请问大家有心得吗?...
tanrui8765 Linux开发
状态机功能之一
CPLD,FPGA这些器件,在我所知道的一般应用中,如地址译码,时序转换等。往往是伴随DSP或是ARM的端口扩展而出现,且DSP和ARM往往把CPLD,FPGA当成一个寄存器访问,因此CPLD和FPGA需要控制外围器件 ......
lvben5d FPGA/CPLD
很简单的电子制作
偶还没试过!给大家介绍几个学习电脑知识的论坛!希望大家跟贴,分享学习资源!深度技术论坛系统之家龙族联盟论坛卡卡社区中国DOS联盟论坛自强论坛...
hzwmz 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2854  2378  2803  2698  2280  26  51  35  50  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved