电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB137M000BGR

产品描述LVPECL Output Clock Oscillator, 137MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MB137M000BGR概述

LVPECL Output Clock Oscillator, 137MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB137M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率137 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
EEWORLD大学堂----瑞萨开发板做的数显LED时钟
瑞萨开发板做的数显LED时钟:https://training.eeworld.com.cn/course/2185用瑞萨R7F0C809做的LED时钟。...
ddllxxrr 单片机
我国最新《微功率短距离无线电发射设备目录和技术要求》
去年工信部发布的52号文件《微功率短距离无线电发射设备目录和技术要求》 485250485251485252 ...
qwqwqw2088 无线连接
GD32F407ZGT6写OTP遇到的问题
GD32F407ZGT6的OTP区,写入之后,提示写成功了,memory对话框里也对,重启后读出来也对,但是设备不能断电,断电后再读出来就不正常了,有这种情况吗 那位有这个芯片的板子,帮忙测试下是否 ......
zhangdaoyu GD32 MCU
谁那有sebser tag 资料 ,急需
有用过senser tag 的吗?想要一份资料 关于里边蓝牙模块,陀螺仪,加速度...
玻璃窗下的阳光 下载中心专版
异步时钟域信号处理方法请教
module Mux( input clk_1,input data_clk1,input clk_2,input data_clk2,input clk_3, input select_clk3, outputdata_out);endmoduledata_clk1,在clk_1时钟域,data_clk2在clk_2时钟域,selec ......
eeleader FPGA/CPLD
超实用高频PCB电路设计的十个问答
1.如何选择PCB 板材? 选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。通常在设计非常高速的 PCB 板子时材质问题会比较重要。例如,现在常用的 FR-4 材质,在几个GHz 的频 ......
jdbpcb00 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 952  1626  781  108  950  4  58  27  49  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved