电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

533TCFREQDGR

产品描述CMOS Output Clock Oscillator, 10MHz Min, 160MHz Max, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小225KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

533TCFREQDGR概述

CMOS Output Clock Oscillator, 10MHz Min, 160MHz Max, ROHS COMPLIANT PACKAGE-6

533TCFREQDGR规格参数

参数名称属性值
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最长下降时间1 ns
频率调整-机械NO
频率稳定性7%
制造商序列号SI533
安装特点SURFACE MOUNT
最大工作频率160 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 0.6mm
最长上升时间1 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Clock and data recovery
FPGA/ASIC clock generation
Ordering Information:
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO, where a different crystal is
required for each output frequency, the Si533 uses one fixed crystal to
provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si533
求救!!!!!!!!!1
*(stk) = (INT32U)0x01000000L; 最后加个“L”是什么意思?...
657562406 嵌入式系统
printf()函数是不是将需要打印的数据送到打印机啊?
  如果是他又是怎样让外围的硬件与打印机联系起来的呢?打印机的起始信号与应答信号他都能处理吗?很迷惑....高手指点指点...
xw0326 微控制器 MCU
请问车规BMS里的AFE模组跟一般的计量芯片有什么区别?
请问版上各位大大,一般车规BMS都是AFE+MCU+其他通讯模组组成,想请教为什么BMS里不用已有电能计量芯片而要用AFE呢? ...
fhymz 模拟电子
多重反馈滤波器设计问题
本人最近做了一个带通滤波器,查找资料后选定了KRC滤波器,但是这个电路对元器件的灵敏度很是敏感,于是决定改用“多重反馈滤波器”运算放大器选择为OP07,Q值设定为10,电容设定为1nF,通过计 ......
charyzou 模拟电子
有关“特性阻抗”和“阻抗匹配”这对兄弟
在认识特性阻抗之前,先认识跟特性阻抗比较相关的一个物理量—电阻。 电阻是一个实实在在的物理元器件,通过欧姆定律我们可以知道,电压、电流和电阻三者之间的关系,U=I*R ......
qwqwqw2088 模拟与混合信号
5年后的手机,你能想象到是什么样么?
也是看到网上有个朋友的猜想,于是转载过来,也请大家谈谈五年后手机的样子? 现在的手机功能已是五花八门,可能手机行业内的人也不一定了解手机的全部功能。五年后或八年后的手机会是什么样 ......
clark 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2586  2068  2012  1036  1235  47  42  12  39  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved