电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY39030V256-222MBC

产品描述Loadable PLD, 7ns, CMOS, PBGA256, 17 X 17 MM, 1.60 MM HEIGHT, 1 MM PITCH, TFBGA-256
产品类别可编程逻辑器件    可编程逻辑   
文件大小1MB,共57页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

CY39030V256-222MBC概述

Loadable PLD, 7ns, CMOS, PBGA256, 17 X 17 MM, 1.60 MM HEIGHT, 1 MM PITCH, TFBGA-256

CY39030V256-222MBC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Cypress(赛普拉斯)
零件包装代码BGA
包装说明LBGA,
针数256
Reach Compliance Codeunknown
其他特性CAN ALSO OPERATE WITH 3.3V SUPPLY
JESD-30 代码S-PBGA-B256
长度17 mm
专用输入次数
I/O 线路数量176
端子数量256
最高工作温度70 °C
最低工作温度
组织0 DEDICATED INPUTS, 176 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)NOT SPECIFIED
可编程逻辑类型LOADABLE PLD
传播延迟7 ns
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压2.7 V
最小供电电压2.3 V
标称供电电压2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度17 mm
Base Number Matches1

文档预览

下载PDF文档
PRELIMINARY
Delta39K™ ISR™
CPLD Family
CPLDs at FPGA Densities™
Features
•High density
— 15K to 350K usable gates
— 256 to 5376 macrocells
— 92 to 520 maximum I/O pins
— 12 Dedicated Inputs including 4 clock pins, 4 global
control signal pins and 4 JTAG interface pins for
reconfigurability
•Embedded Memory
— 40K to 840K bits embedded SRAM
• 32K to 672K bits of (single port) Cluster memory
• 8K to 168K bits of (dual port) Channel memory
•High speed - 250-MHz in-system operation
•AnyVolt™ interface
— 3.3V, 2.5V and 1.8V V
CC
versions available
— 3.3V, 2.5V and 1.8V I/O capability on all versions
• Low Power Operation
0.18-µm 6-layer metal SRAM-based logic process
— Full-CMOS implementation of product term array
Standby current as low as 100
µA
at 1.8V V
CC
•Simple timing model
— No penalty for using full 16 product terms / macrocell
— No delay for single product term steering or sharing
•Flexible clocking
— 4 synchronous clocks per device
— 1 spread-aware PLL drives all 4 clock networks
— Locally generated Product Term clock
— Clock polarity control at each register
•Carry-chain logic for fast and efficient arithmetic opera-
tions
•Multiple I/O standards supported
— LVCMOS (3.3/3.0/2.5/1.8V), LVTTL, 3.3V PCI, SSTL2
(I-II), SSTL3 (I-II), HSTL (I-IV), and GTL+
•Compatible with NOBL™, ZBT™, and QDR™ SRAMs
•Programmable slew rate control on each I/O pin
•User-Programmable Bus Hold capability on each I/O pin
•Fully PCI compliant (to 66 MHz 64-bit PCI spec rev2.2)
•Compact PCI hot swap compatible
•Multiple package/pinout offering across all densities
— 144 to 676 pins in PQFP, BGA and FBGA packages
— Same pinout for 3.3V/2.5V and 1.8V devices
— Simplifies design migration across density
— Self-Boot™ solution in BGA and FBGA packages
•In-System Reprogrammable™ (ISR™)
— JTAG-compliant on-board programming
— Design changes don’t cause pinout changes
•IEEE1149.1 JTAG boundary scan
Development Software
•Warp™
— IEEE 1076/1164 VHDL or IEEE 1364 Verilog context
sensitive editing.
— Active-HDL FSM graphical finite state machine editor
— Active-HDL SIM post-synthesis timing simulator
— Architecture Explorer for detailed design analysis
— Static Timing Analyzer for critical path analysis
— Available on Windows 95, 98 & NT for $99
— Supports all Cypress Programmable Logic Products
Delta39K™ ISR CPLD Family Members
Typical
Gates
[1]
8K–24K
16K–48K
23K–72K
46K–144K
77K–241K
92K–288K
115K–361K
161K–505K
Cluster
memory
(Kbits)
32
64
96
192
320
384
480
672
Channel
memory
(Kbits)
8
16
24
48
80
96
120
168
Maximum
I/O Pins
134
176
218
302
386
428
470
520
f
MAX2
(MHz)
256
238
238
222
181
181
167
154
Speed - t
PD
Pin-to-Pin
(ns)
6.5
7.0
7.0
7.5
8.5
8.5
8.5
9.0
Standby I
CC
[2]
T
A
=25°C
3.3/2.5V
10 mA
10 mA
10 mA
10 mA
10 mA
10 mA
10 mA
10 mA
1.8V
100
µA
200
µA
300
µA
600
µA
1250
µA
1250
µA
1500
µA
2100
µA
Device
39K15
39K30
39K50
39K100
39K165
39K200
39K250
39K350
Macrocells
256
512
768
1536
2560
3072
3840
5376
Note:
1. Upper limit of typical gates is calculated by assuming only 10% of the channel memory is used.
2. Standby I
CC
values are with PLL not utilized, no output load and stable inputs
Cypress Semiconductor Corporation
Document #: 38-03039 Rev. **
3901 North First Street
San Jose
CA 95134
• 408-943-2600
Revised April 4, 2001
关于6410把内存从128改为512或者更大?散分!!!!!!
现在6410跑的是128M的内存,现在想改为512M。系统为wince6.0。 wince6.0最大支持多大的内存? 如果要改内存,需要修改那些部分?能否说的清楚一点。 高手指点!!...
liaoyl412823591 嵌入式系统
开关电源项目实战解析
开关电源设计前各参数 353255 以NXP的TEA1832图纸做说明。分析电路参数设计与优化并到认证至量产。所有元器件尽量选择公司现有的或者量大的元件,方便后续降成本。 1、输入端:FUSE选择需 ......
木犯001号 电源技术
位图操作。获取DIB后对其数据进行操作实现旋转!!!!
总算找到组织了!! 我最近在学习EVC下的位图操作。要实现位图的快速旋转。看了很多网上资料,很多事对DC中的像素进行操作的,实现的过程都很慢很慢,项目部能接受。 后来看到一些人说对D ......
dhiway 嵌入式系统
转让:项目剩下几个扳子,at91sam9261 cpu,稳定运行wince,学习的朋友最适合
at91sam9261项目板,应用于电子花样机,稳定运行wince..... 需要的朋友,可以直接联系我qq:593404073 配核心板和底版(不带屏),提供wince6.0开发光盘,提供核心板和底版的原理图! ...
szembed 淘e淘
圣诞送祝福 顶贴赢惊喜
跟帖说出你的圣诞祝福,截止到2014年元旦,我们将从中抽出一部分幸运网友送出2014年的第一份惊喜!({:1_86:}筒子们,圣诞老人喊你们去完善个人资料了!) 138869 恭喜以下网友获得EEWORL ......
eric_wang 聊聊、笑笑、闹闹
AVR studio 5.0不支持mega16模拟仿真吗
尝个新鲜下载了AVR studio 5.0,没想到mega16软件模拟仿真时总是报错,而相同的软件环境仿真mega128就可以,难到这款软件支持的仿真器件不全,还是我哪里没弄好?...
zhizi78 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1426  2828  1701  2084  1438  44  41  27  46  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved