电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA267M000DGR

产品描述LVDS Output Clock Oscillator, 267MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SA267M000DGR概述

LVDS Output Clock Oscillator, 267MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA267M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率267 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
穷移动通信之理
这是以前在其他地方下的,这个相当不错的,绝对值得一看看,讲的很好的...
eastman1986 无线连接
PCI所需资源是怎样申请的?
我现在只知道内存,IO是通过BAR寄存器申请所需资源的 那么中断和DMA又是怎样让系统知道, 所需的资源呢? 是通过inf文件吗?...
你的初吻奶嘴 嵌入式系统
BB Black 入门基础之 Device Tree
本帖最后由 lonerzf 于 2014-1-20 10:09 编辑 这两天手头事情还挺多的。抽空发个文章吧。写的不好,有错误的地方还请拍砖指正。:) 首先介绍两个概念(个人理解,如有错误请指正) 1 cape ......
lonerzf DSP 与 ARM 处理器
第一次提问,关于USB驱动
诸位,第一次来,想问大家个问题,USB设备使用In(1) Out(2),那么PC主机驱动要与USB设备通讯时,也必须使用In(1) Out(2)吗?...
ypyuan 嵌入式系统
关于GUI的移植问题for vxworks and wince
想做个VxWorks下的gui程序,尽管windml可以,但是操作太困难,想找个通用的库? 因为以前程序是wince写的,想在这个vxworks成功之后在改写wince版本的,所以希望gui库可以移植到wince下 高手 ......
zhugjbest 嵌入式系统
毕业设计题目《基于DS12C887的LCD时钟显示》
本帖最后由 paulhyde 于 2014-9-15 09:08 编辑 请大侠帮忙!邮箱yuda868@163.com 不胜感谢! ...
zww186 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 137  2441  87  1073  280  3  50  2  22  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved