电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V424YS10YGI

产品描述Standard SRAM, 512KX8, 10ns, CMOS, PDSO36, 0.400 INCH, ROHS COMPLIANT, PLASTIC, SOJ-36
产品类别存储    存储   
文件大小480KB,共9页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71V424YS10YGI概述

Standard SRAM, 512KX8, 10ns, CMOS, PDSO36, 0.400 INCH, ROHS COMPLIANT, PLASTIC, SOJ-36

IDT71V424YS10YGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码SOJ
包装说明0.400 INCH, ROHS COMPLIANT, PLASTIC, SOJ-36
针数36
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间10 ns
JESD-30 代码R-PDSO-J36
JESD-609代码e3
长度23.5 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度8
功能数量1
端子数量36
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织512KX8
封装主体材料PLASTIC/EPOXY
封装代码SOJ
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度3.76 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式J BEND
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (512K x 8-Bit)
Features
512K x 8 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise
Equal access and cycle times
— Commercial and Industrial: 10/12/15ns
Single 3.3V power supply
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
TTL-compatible
Low power consumption via chip deselect
Available in 36-pin, 400 mil plastic SOJ package and
44-pin, 400 mil TSOP.
IDT71V424YS
IDT71V424YL
Description
The IDT71V424 is a 4,194,304-bit high-speed Static RAM organized
as 512K x 8. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V424 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V424 are TTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V424 is packaged in a 36-pin, 400 mil Plastic SOJ and 44-
pin, 400 mil TSOP.
Functional Block Diagram
A
0
A
18
ADDRESS
DECODER
4,194,304-BIT
MEMORY ARRAY
I/O
0
- I/O
7
8
8
I/O CONTROL
8
WE
OE
CS
CONTROL
LOGIC
6468 drw 01
JULY 2004
1
©2004 Integrated Device Technology, Inc.
DSC-6468/00
EEWORLD大学堂----Tiva4c129X系列MCU进阶培训-时钟控制和配置
Tiva4c129X系列MCU进阶培训-时钟控制和配置:https://training.eeworld.com.cn/course/196...
dongcuipin 聊聊、笑笑、闹闹
微波、射频电路设计
微波、射频电路设计 东南大学毫米波国家重点实验室...
xtss 无线连接
设计自组网模块
:)...
huyh ADI 工业技术
PSpice_training
PSpice_training...
安_然 Microchip MCU
晒 Intel Edison 开发板
上周,从Intel办事处借到一套Edison开发板,预备同时试试Edison和Galileo。看到Edison的第一印象就是Edison比Galileo强多了,已经象一个工具,而不是简单一个模仿其它厂家的开发板了,做工也精 ......
dcexpert DIY/开源硬件专区
感念师恩,FLUKE年度优惠!参与活动即可抽取3万元大奖!
教师节分享一个比较实惠的活动给大家,活动详情见下图文字,有需求的可以扫码了解一下! 499838 ...
eric_wang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2218  800  2648  2242  1654  42  59  31  43  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved