电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB240M000DGR

产品描述LVPECL Output Clock Oscillator, 240MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EB240M000DGR概述

LVPECL Output Clock Oscillator, 240MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB240M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率240 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
74系列功能大全(中文)
74系列功能大全(中文)...
wangwei20060608 单片机
UCOS原理与实践图书和视频调查
感谢大家的支持,《嵌入式实时操作系统μCOS分析与实践》面世以来受到大家的关注和厚爱。 此帖调查以下: 1.大家是否观看了卢有亮老师的视频,对视频有什么意见和建议 2.是否下载了源代码, ......
llpanda 实时操作系统RTOS
vc005开发智能设备sdi 如何得到程序运行的跟目录, 和相对目录
vc005开发智能设备sdi 如何得到程序运行的跟目录, 和相对目录...
diannao 嵌入式系统
【NXP USB Type C评测 】开发记录
快递通知到货了,由于在外出差,所以东西一直放在蜂巢柜子里。 昨天终于有时间把东西取出来了。 来个全家福照片 ...
cados 综合技术交流
谁了解3D设计工具DesignSpark Mechanical?
这是一款免费软件 http://www.designspark.com/chn RS推出DesignSpark Mechanical 3D设计软件: http://article.cechina.cn/13/0912/05/20130912053616.htm 关键是实用到什么程度? ......
wangfuchong 聊聊、笑笑、闹闹
有用c8051f060作数据采集的吗?DMA怎么用?
我写的程序把AD转换后的数据直接存储后,察看片外sram内容发现数据存了两遍,请那位大侠指教以下,谢谢!运行结果察看片外sram内容现象如下: 34123 561 34123 561 42157 3186 42157 31 ......
weixichao 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1141  1093  1839  2623  2670  23  40  9  33  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved