电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1358M00BG

产品描述LVPECL Output Clock Oscillator, 1358MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA1358M00BG概述

LVPECL Output Clock Oscillator, 1358MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1358M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1358 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
一起玩树莓派3 + 重磅:H.264硬编码推流实现完整直播功能
好了,进入本系列测评的尾声了,直播系统测试已经完成,也有网友已经体验过了,拖延症帖子也该发了{:1_100:} 先简单介绍一下整个系统的组成: 1.树莓派采集摄像头视频 ->2.硬编码成flv格式 ......
shinykongcn 嵌入式系统
【PSoC4心得】PSOC4分频模块
130676 130677 PSOC4分频模块1.1 实验目的1) 创建项目2) 代码编写(三色灯闪烁演示)3) 跟一般的MCU对比功能和性能 1.2 实验总结1) 在这个例程的 ......
fsyicheng 单片机
【安信可NB-IoT开发板EC-01F-Kit测评】05.基于STM32+EC-01F Socket通信
本帖最后由 李百仪 于 2021-12-22 21:11 编辑 1.通过PC串口助手发送指令形式大概了解EC-01F建立Socket通信所需的必要条件和步骤,剩下就是码起来…… 2.AT指令通信基于串口收 ......
李百仪 无线连接
电子系统设计方法
本帖最后由 paulhyde 于 2014-9-15 09:42 编辑 电子系统设计方法和 设计报告写作 在设计一个电子系统时,首先必须明确设计任务,确定方案。然后进行各部分单元电路设计、参数计算和器件 ......
青春 电子竞赛
怎样拆卸集成电路块
在电路检修时,经常需要从印刷电路板上拆卸集成电路, 由于集成电路引脚多又密集,拆卸起来很困难,有时还会损害集成电路及电路板。这里总结了几种行之有效的集成电路拆卸方法,供大家参考。吸锡器吸 ......
fighting 模拟电子
万能实验机常见故障.......
有涉猎的人 可以一起讨论下 呵呵...
丝绸锣鼓 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1953  241  1516  708  1962  27  53  36  3  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved