电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIT8009BIT31-30S-137.000000Y

产品描述LVCMOS Output Clock Oscillator,
产品类别无源元件    振荡器   
文件大小1MB,共17页
制造商SiTime
下载文档 详细参数 全文预览

SIT8009BIT31-30S-137.000000Y概述

LVCMOS Output Clock Oscillator,

SIT8009BIT31-30S-137.000000Y规格参数

参数名称属性值
厂商名称SiTime
Reach Compliance Codecompliant
其他特性STANDBY; ENABLE/DISABLE FUNCTION; ALSO COMPATIBLE WITH HCMOS OUTPUT; TR
最长下降时间2 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
安装特点SURFACE MOUNT
标称工作频率137 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVCMOS
输出负载15 pF
物理尺寸5.0mm x 3.2mm x 0.75mm
最长上升时间2 ns
最大供电电压3.3 V
最小供电电压2.7 V
标称供电电压3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
Base Number Matches1

文档预览

下载PDF文档
SiT8009B
High Frequency, Low Power Oscillator
ow Power, Standard Frequency Oscillator
Features
Applications
100% pin-to-pin drop-in replacement to quartz-based XO
Excellent total frequency stability as low as ±20 ppm
Operating temperature from -40°C to 85°C. For 125°C and/
or -55°C options, refer to
SiT8919
and
SiT8921
Low power consumption of 4.9 mA typical at 1.8V
Standby mode for longer battery life
Fast startup time of 5 ms
LVCMOS/HCMOS compatible output
Industry-standard packages: 2.0 x 1.6, 2.5 x 2.0, 3.2 x 2.5,
5.0 x 3.2, 7.0 x 5.0 mm x mm
Instant samples with
Time Machine II
and
Field Programmable
Oscillators
RoHS and REACH compliant, Pb-free, Halogen-free and
Antimony-free
For AEC-Q100 oscillators, refer to
SiT8924
and
SiT8925
Ideal for GPON/EPON, network switches, routers,
servers, embedded systems
Ideal for Ethernet, PCI-E, DDR, etc.
Electrical Characteristics
All Min and Max limits are specified over temperature and rated operating voltage with 15 pF output load unless otherwise
stated. Typical values are at 25°C and nominal supply voltage.
Table 1. Electrical Characteristics
Parameters
Output Frequency Range
Frequency Stability
Symbol
f
F_stab
Min.
115
-20
-25
-50
Operating Temperature Range
T_use
-20
-40
Supply Voltage
Vdd
1.62
2.25
2.52
2.7
2.97
2.25
Current Consumption
Idd
OE Disable Current
Standby Current
I_OD
I_std
Duty Cycle
Rise/Fall Time
DC
Tr, Tf
45
Output High Voltage
Output Low Voltage
VOH
VOL
90%
Typ.
1.8
2.5
2.8
3.0
3.3
6.2
5.5
4.9
2.6
1.4
0.6
1
1.3
0.8
Max.
137
+20
+25
+50
+70
+85
1.98
2.75
3.08
3.3
3.63
3.63
7.5
6.4
5.6
4.2
4.0
4.3
2.5
1.3
55
2
2.5
2
10%
Unit
MHz
ppm
ppm
ppm
°C
°C
V
V
V
V
V
V
mA
mA
mA
mA
mA
A
A
A
%
ns
ns
ns
Vdd
Vdd
No load condition, f = 125 MHz, Vdd = 2.8V, 3.0V, 3.3V or
2.25 to 3.63V
No load condition, f = 125 MHz, Vdd = 2.5V
No load condition, f = 125 MHz, Vdd = 1.8V
Vdd = 2.5V to 3.3V, OE = GND, Output in high-Z state
Vdd = 1.8V, OE = GND, Output in high-Z state
ST = GND, Vdd = 2.8V to 3.3V, Output is weakly pulled down
̅ ̅̅
ST = GND, Vdd = 2.5V, Output is weakly pulled down
̅ ̅̅
ST = GND, Vdd = 1.8V, Output is weakly pulled down
̅ ̅̅
All Vdds
Vdd = 2.5V, 2.8V, 3.0V or 3.3V, 20% - 80%
Vdd =1.8V, 20% - 80%
Vdd = 2.25V - 3.63V, 20% - 80%
IOH = -4 mA (Vdd = 3.0V or 3.3V)
IOL = 4 mA (Vdd = 3.0V or 3.3V)
Inclusive of Initial tolerance at 25°C, 1
st
year aging at 25°C,
and variations over operating temperature, rated power
supply voltage and load.
Condition
Frequency Range
Frequency Stability and Aging
Operating Temperature Range
Extended Commercial
Industrial
Contact
SiTime
for 1.5V support
Supply Voltage and Current Consumption
LVCMOS Output Characteristics
Rev 1.04
January 30, 2018
www.sitime.com
学模拟+ 《运算放大器噪声优化手册》 第一章
本帖最后由 dontium 于 2015-1-23 11:34 编辑 前言 影响电路的两种基本噪声形态:本征噪声和外源噪声 外源噪声由外部产生,例如数字开关、工频噪声和电源开关噪声。 本征噪声由电路 ......
huixianfxt 模拟与混合信号
新手求指点
编了一个流水灯的程序,程序是这样的:按下键1,流水灯从右往左一秒亮一个灯;按下键2,流水灯从左往右一秒亮一个灯。遇到了一个小问题,我先按下键1,再按下键2,按照我编写的程序,应该是左边 ......
白小白 51单片机
电源线只剩一根,你怎么办?
看到一个有趣的问题: “有2年时间的一个工地上,一个摄像头连接的电源线的负极给老鼠给咬了,现在要想办法给点亮。” 用两个开关电源把正极和负极并起来用,居然可以了, 以后会不会 ......
banana 工业自动化与控制
超声波接收电路设计
掌握超声波接收电路的设计、仿真与调试,门宽和门前沿都在10~100μs可调,增益50~1000倍可调,峰值检波输出最大可达4.7V,其中时间精度高于5%,增益精度高于10%; ...
hua365737717 stm32/stm8
sd卡驱动加载成功,在文件系统下面却看不到对应的文件夹????
我的sd卡在wince6.0下驱动成功,而且在控制面板的storage manager里也能看到我的sd卡的大小,我还可以进行Format和new partition动作,都能成功,就是在文件系统上看不见我的sd卡文件夹,请问是 ......
yjx356657845 嵌入式系统
DSP、FPGA的时钟线
想在FPGA中做双口RAM或者RAM,但是DSP的时钟线没有引入到FPGA上,这时该如何处理啊,看了一些资料上DSP的外设时钟线都引入到了FPGA上,望大家指教啊!...
hitszjia FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 139  2162  2663  143  1338  39  13  7  26  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved