电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA879M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 879MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DA879M000DGR概述

CMOS/TTL Output Clock Oscillator, 879MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA879M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率879 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CC2500速率问题
CC2500每次发送之后的延时大小和发送的字节数有关系吗,我发现发两个字节延时几毫秒就行,发送60字节要延时30多毫秒数据才不会卡死(下图的接收耗时就是循环发送之后的延时,不延时就要卡死,接 ......
春暖花开i 无线连接
红外线遥控多路灯具
红外线遥控多路灯具电路,可用于荧光灯的电子镇流器遥控。这是红外发射器的电路图。500) {this.resized=true; this.width=500; this.alt='这是一张缩略图,点击可放大。按住CTRL,滚动鼠标滚轮 ......
zbz0529 电源技术
透过FPGA原型验证复杂的ASIC
制程技术以不间断的步调,发展至今已经达到65奈米的阶段,先进的制程技术也让数百万逻辑闸的复杂设计(gates),在GHz频率范围里得以实行。这样快速的步调,既是幸运也是挑战。更多的闸(gate) ......
程序天使 FPGA/CPLD
关于DSP和FPGA共享SDRAM的疑问!
我的一块处理板打算用AD+6713+FPGA+SDRAM 想通过FPGA将AD的数据存到SDRAM,然后6713去SDRAM取数来进行处理 FPGA和DSP共享SDRAM存储器(通过EMIF的ED) 有一些疑问: 1.DSP访问SDRAM,可以通过 ......
emaster DSP 与 ARM 处理器
[color=#FF0000]急!!!!请问如何打开.m4c格式的视频文件[/color]
急!!!!请问如何打开.m4c格式的视频文件...
milanmaldini 嵌入式系统
求教,怎样写verilog求复数信号幅值和角度?
如题,如果一个复数是 A=x + yj,怎么求幅值 r 和 角度 Sita?多谢...
eeleader-mcu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1373  2516  1750  1214  821  57  36  37  24  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved