电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB1248M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1248MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DB1248M00DGR概述

CMOS/TTL Output Clock Oscillator, 1248MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB1248M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1248 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【求助】求问MSP430launchpad外接电源的问题
各位前辈~我现在需要单独使用launchpad,就是脱离usb供电,请问我应该如何做?是不是将电压加在J6的Vcc和GND之间?我现在有一个5V的电压源是否可以直接接上?如果不可以的话应该如何做呢?新手 ......
rye314 微控制器 MCU
电子工程师简历模板(中文版)
工程师简历模板 本人概况   姓名:XXX    性别:男   民族:汉    政治面目:团员   学历(学位):学士   专业:工业电器自动化   联系电话:12345678   手机:139000234 ......
lijiaoeeworld 工作这点儿事
苏州金鸡湖马拉松顺利完赛!
只要站在赛道上,就想一直往前冲,哪怕已经体力不支,生无可恋。庆祝苏州金鸡湖马拉松顺利安全完赛! 2018加油! 346278 346276 346277 ...
chenzhufly 聊聊、笑笑、闹闹
校级挑战杯
本帖最后由 dj狂人 于 2015-5-7 13:13 编辑 前两晚成功举行校级的挑战杯,共四十多个作品,大部分都市自然科学B类的,算是开眼界了,特别是那些挑战算法的。虽然 听的云里雾里的 ......
dj狂人 电子竞赛
1
本帖最后由 anrui-2021 于 2021-12-22 11:37 编辑 1 ...
anrui-2021 模拟与混合信号
28335 GPIO71~79问题
想用GPIO输出高低电平,程序如下#include "DSP2833x_Device.h" // DSP2833x Headerfile Include File #include "DSP2833x_Examples.h"//#ifdef TOFLASH //extern void MemCopy(Uint16 *Source ......
jetlin1992 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2326  915  1611  2682  484  15  32  54  10  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved