电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA1357M00DGR

产品描述LVDS Output Clock Oscillator, 1357MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FA1357M00DGR概述

LVDS Output Clock Oscillator, 1357MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA1357M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1357 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
xilinx 器件概念问题?
每个Slice 包含 Lut 、寄存器、 进位连等. CLB(可配置逻辑块)是包含多个 Slice 在加部分附件逻辑。 那(logic Cell)怎么解释?求大虾解释下...
lhlhualin FPGA/CPLD
关于GE90-30编程指令问题
使用VERSAPRO编程软件对一个90-30CPU331的程序进行修改程序,可是加程序编译显示有错误,显示信息是:IN STRUCTION NOT SUPPORTED BY CURRENT CPU,和 MISSING REQUIRED POWER FLOW IN, 为什么 ......
eeleader 工业自动化与控制
写给TI 6000系列DSP初学者
刚学DSP的时候也一样,碰到问题了不知道怎么把问题表述清楚,真有哑巴吃黄连的痛楚。最近有空回忆下自己学DSP的过程,算是个人经历吧,希望对大家有用。 我的经历 错过第一次学习机会 我 ......
Aguilera DSP 与 ARM 处理器
wince启动时出错
目前通过网络下载将开发工作站上编译的wince镜像下载到目标机。现在目标机和开发工作站已经可以连接起来了,目标机上显示Jumping to 0x0013AC2C,开发工作站能出现下载进度显示界面。 但是下载 ......
lixiqin12345 嵌入式系统
MSP430F6638单片机中断、时钟与低功耗
本帖最后由 火辣西米秀 于 2020-6-13 20:56 编辑 各种中断向量 482788【注意】排序顺序为实验顺序,不代表优先级大小 中断向量的计算 482789 中断优先级 不同中断源发出的中断请 ......
火辣西米秀 微控制器 MCU
这个电路怎么在dxp中画
我是第一次接触dxp,对于pcb设计不太熟悉,请问这个电路中的长方形原件怎么找,以及两边的电源怎么找?谢谢!!! ...
卿染流年 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2799  2202  1823  2502  1156  31  5  20  15  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved