电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB834M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 834MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WB834M000DGR概述

CMOS/TTL Output Clock Oscillator, 834MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB834M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率834 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
SAM DA1芯片锁死
写程序的时候,不小心把SWD的2个引脚改了,导致没法烧写,有人知道,怎么处理吗,比如从硬件擦除,重新写入新程序什么的,也可以提供SAM D系列的解决方法,这个芯片用的人好少啊{:1_85:}...
18365288218 Microchip MCU
【从0教学嵌入式Linux】第十一集
第11课:烧写Linux系统到开发板 241939(一)烧写过程概括1.默认NandFlash没有程序的前提下,需要如下的过程来完成烧写过程2.制作一张含有Uboot代码的SD卡启动盘,让CPU上电后可以读到uboot启动 ......
babyking 嵌入式系统
电气自制图纸不断更新
电气自制图纸不断更新,本人在钢铁电气行业工作了13多年,想交一些电气上的朋友,相互交流,制了一点图,传传,有用大家顶句...
阿勇 工业自动化与控制
有谁使用过三星2412?
准备选用三星的做开发,供应商建议使用2412,但是现在三星的资料和启动代码不好找,不知道有没有做过2412的朋友,2412的启动代码同2410有和差别?硬件上需要做哪些改动?先谢了...
tianzongwu 嵌入式系统
关于MMU的TTB地址对齐问题
接之前的一个帖子“关于MMU基址转换表的问题” 还是有点不明白,4K个页表项,每个表项4字节,只能说明这整个TTB表位16KB大小。。。 难道要这样理解, 把这个TTB理解为一个特殊的指针,这个 ......
qiurisiyu270 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 482  1103  875  2529  631  21  33  18  9  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved