电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDTCV110JPVG

产品描述PROGRAMMABLE FLEXPC CLOCK FOR P4 PROCESSOR
文件大小76KB,共16页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 选型对比 全文预览

IDTCV110JPVG概述

PROGRAMMABLE FLEXPC CLOCK FOR P4 PROCESSOR

文档预览

下载PDF文档
IDTCV110J
PROGRAMMABLE FLEXPC CLOCK FOR P4 PROCESSOR
COMMERCIAL TEMPERATURE RANGE
PROGRAMMABLE FLEXPC
CLOCK FOR P4 PROCESSOR
IDTCV110J
FEATURES:
DESCRIPTION:
• One high precision PLL for CPU, SSC, and N programming
• One high precision PLL for SRC/PCI/SATA, SSC, and N
programming
• One high precision PLL for 96MHz/48MHz
• Band-gap circuit for differential outputs
• Support spread spectrum modulation, down spread 0.5%
• Support SMBus block read/write, index read/write
• Selectable output strength for REF
• Allows for CPU frequency to change to a higher frequency for
maximum system computing power
• Available in SSOP package
IDTCV110J is a 56 pin clock device. The CPU output buffer is designed to
support up to 400MHz processor. This chip has three PLLs inside for CPU/
SRC/PCI, SATA, and 48MHz/DOT96 IO clocks. One dedicated PLL for Serial
ATA clock provides high accuracy frequency. This device also implements
Band-gap referenced I
REF
to reduce the impact of V
DD
variation on differential
outputs, which can provide more robust system performance.
Static PLL frequency divide error can be as low as 36 ppm, worse case 114
ppm, providing high accuracy output clock. Each CPU/SRC/PCI, SATA clock
has its own Spread Spectrum selection, which allows for isolated changes
instead of affecting other clock groups.
OUTPUTS:
• 2*0.7V current –mode differential CPU CLK pair
• 6*0.7V current –mode differential SRC CLK pair, one dedicated
for SATA
• One CPU_ITP/SRC selectable CLK pair
• 9*PCI, 3 free running, 33.3MHz
• 1*96MHz, 1*48MHz
• 1*REF
KEY SPECIFICATION:
CPU/SRC CLK cycle to cycle jitter < 85ps
SATA CLK cycle to cycle jitter < 85ps
PCI CLK cycle to cycle jitter < 250ps
Static PLL frequency divide error < 114 ppm
Static PLL frequency divide error for 48MHz < 5 ppm
FUNCTIONAL BLOCK DIAGRAM
PLL1
SSC
N Programmable
CPU CLK
Output Buffers
Stop Logic
CPU[1:0]
X1
XTAL
Osc Amp
CPU_ITP/SRC7
I
REF
REF
ITP_EN
X2
SDATA
SCLK
SM Bus
Controller
PLL2
SSC
N Programmable
SRC CLK
Output Buffer
Stop Logic
SRC[6:1]
PCI[5:0], PCIF[2:0]
I
REF
V
TT_PWRGD
#/PD
Control
Logic
FSA.B.C
PLL3
48MHz/96MHz
Output BUffer
DOT96
48MHz
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
1
© 2004 Integrated Device Technology, Inc.
MAY 2004
DSC-6507/12

IDTCV110JPVG相似产品对比

IDTCV110JPVG IDTCV110JP IDTCV110JPV
描述 PROGRAMMABLE FLEXPC CLOCK FOR P4 PROCESSOR PROGRAMMABLE FLEXPC CLOCK FOR P4 PROCESSOR PROGRAMMABLE FLEXPC CLOCK FOR P4 PROCESSOR
新手须知:带你走进高清视频监控的世界
  近两年,是安防行业高速发展的时期,城市的现代化建设和经济的快速发展,以及构建和谐社会的要求,对城市各行业系统的安防监控工作提出了许多新的要求和课题。同时,平安城市的建设、奥运会 ......
xyh_521 工业自动化与控制
变压器隔离驱动电路疑问
本帖最后由 大小家伙好 于 2019-8-29 15:59 编辑 电路如下图所示,驱动频率28kHz 430085 测试时发现变压器原边(T1B)处,在占空比不接近50%时,用示波器测量原边波形,上下幅值不对称 ......
大小家伙好 电源技术
何立民教授:从Cygnal C8051F看8位单片机发展之路
从Cygnal C8051F看8位单片机发展之路 作 者: 北京航空航天大学  何立民 摘 要: 80C51是一个独特的8位单片机系列。80C51从早期Intel公司的MCS-51到PHILIPS、ATMEL等公司发展的 ......
567 51单片机
想学嵌入式
想学嵌入式不知道看什么视频好,,求大家指条明路...........谢谢...
Dele_chen 51单片机
来自百度百科 -———Windows To Go
本帖最后由 Sur 于 2014-1-6 09:30 编辑 1简介Windows To Go是Windows 8的一种企业功能,被内置于Windows 8企业版(Windows 8 Enterprise)中。对于满足Windows 8硬件要求的电脑,Windows To ......
白丁 综合技术交流
急!!!关于WINCE应用程序开机自启动问题
现在情况是这样的 我没有BSP,没有NK工程,想在现有的CE系统下自启动我的程序,我在注册表中添加了 "Launch70"="\NandFlash\application\execstart.exe" 发现可以自启动,但是,系统先 ......
wlzwlz777 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 756  2907  2194  2749  2815  29  31  59  51  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved