电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA281M000BGR

产品描述LVPECL Output Clock Oscillator, 281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA281M000BGR概述

LVPECL Output Clock Oscillator, 281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA281M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率281 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
只需一个电路即可满足系统解析度和 12 位精度要求
本帖最后由 dontium 于 2015-1-23 13:22 编辑 作者:Bonnie C. Baker,德州仪器 (TI) 高级应用工程师 关键字:模拟电路设计、电容、电阻、转换器、ADC、工业应用、医疗电子、运算放大器、系 ......
德州仪器 模拟与混合信号
关于v4l2的驱动编写和应用程序编写资料
V4L2——驱动编写指南(中文版) Video for Linux Two API Specification Draft 0.12 Video for Linux Two API Specification Revision 0.24...
zqh1630 嵌入式系统
论坛中怎么发图片的?
要提问,用图片,不知道怎么发,求教!...
水货老手 聊聊、笑笑、闹闹
求助:窗口看门狗
if(RCC_GetFlagStatus(RCC_FLAG_WWDGRST)!=RESET){RCC_ClearFlag();}WWDG_DeInit();RCC_APB1PeriphClockCmd(RCC_APB1Periph_WWDG,ENABLE);WWDG_SetPrescaler(WWDG_Prescaler_8);WWDG_SetWi ......
piaofu stm32/stm8
开关电源兴趣小组 第19次任务
  第18次思考题   本文图(03)中红色箭头1所指处是功率开关管导通阶段。反激变换器功率开关管导通时也会在变压器初级和初级的分布电容两端产生电压突变,见本文图(05)中绕组Np和Cp。为什么 ......
maychang 开关电源学习小组
新能源车遇“电磁危机” 安全遭质疑
来自北美混合动力车车主们的投诉,使混合动力等电动汽车遇到了一场信任危机。   危机来自一向非常关注自身权益的北美消费者,一些混合动力车的消费者声称,他们车内的电磁辐射问题较为严重 ......
ray888 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2827  1362  2915  404  515  33  7  42  8  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved