电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962G9657101VXC

产品描述Bus Driver, ACT Series, 2-Func, 4-Bit, True Output, CMOS, CDFP20, BOTTOM BRAZED, CERAMIC, DFP-20
产品类别逻辑    逻辑   
文件大小227KB,共10页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962G9657101VXC概述

Bus Driver, ACT Series, 2-Func, 4-Bit, True Output, CMOS, CDFP20, BOTTOM BRAZED, CERAMIC, DFP-20

5962G9657101VXC规格参数

参数名称属性值
零件包装代码DFP
包装说明DFP,
针数20
Reach Compliance Codeunknown
ECCN代码3A001.A.1.A
系列ACT
JESD-30 代码R-CDFP-F20
JESD-609代码e4
逻辑集成电路类型BUS DRIVER
位数4
功能数量2
端口数量2
端子数量20
最高工作温度125 °C
最低工作温度-55 °C
输出特性3-STATE
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)11 ns
认证状态Not Qualified
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量500k Rad(Si) V
宽度6.9215 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS244/UT54ACTS244
Octal Buffers & Line Drivers, Three-State Outputs
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
Three-state outputs drive bus lines or buffer memory address
registers
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 20-pin DIP
- 20-lead flatpack
UT54ACS244 - SMD 5962-96570
UT54ACTS244 - SMD 5962-96571
DESCRIPTION
The UT54ACS244 and the UT54ACTS244 are non-inverting
octal buffer and line drivers which improve the performance and
density of three-state memory address drivers, clock drivers, and
bus-oriented receivers and transmitters.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
1G, 2G
L
L
H
A
L
H
X
OUTPUT
Y
L
H
Z
PINOUTS
20-Pin DIP
Top View
1G
1A1
2Y4
1A2
2Y3
1A3
2Y2
1A4
2Y1
V
SS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
2G
1Y1
2A4
1Y2
2A3
1Y3
2A2
1Y4
2A1
20-Lead Flatpack
Top View
1G
1A1
2Y4
1A2
2Y3
1A3
2Y2
1A4
2Y1
V
SS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
2G
1Y1
2A4
1Y2
2A3
1Y3
2A2
1Y4
2A1
LOGIC SYMBOL
1G
1A1
(1)
(2)
EN
(18)
(16)
(14)
(12)
1Y1
1Y2
1Y3
1Y4
(4)
1A2
(6)
1A3
(8)
1A4
(19)
(11)
2G
2A1
EN
(9)
(7)
(5)
(3)
2Y1
2Y2
2Y3
2Y4
(13)
2A2
(15)
2A3
(17)
2A4
Note:
1. Logic symbol in accordance with ANSI/IEEE Std 91-1984 and IEC
Publication 617-12.
1
晒WEBENCH设计的过程+WEBENCH指导下的热电偶传感器设计方案(2)
本帖最后由 地瓜patch 于 2014-8-19 19:32 编辑 本帖最后由 地瓜patch 于 2014-8-19 18:46 编辑 webench在线设计软件中有专门针对传感器的放大及ADC设计方案。 在webench中传感器的种 ......
地瓜patch 模拟与混合信号
非整数倍率YUV422图像的自由缩放DSP算法
下面的代码,实现将一幅YUV422的双通道图片(640x480大小),取中间区域(560x400大小)使用插值的办法放大至(640x480)。这个算法可以用来实现将图片外围区域截掉。 #define X_RATIO (8) #define Y ......
Aguilera DSP 与 ARM 处理器
原理图转pcb为什么二极管没有节点
请教诸位大佬为什么原理图转pcb会出现这样的错误,转成的pcb图中二极管没有预拉线,原理图库管脚和封装管脚符号也相同。 ...
起名字太难 PCB设计
ucos2 在51上的移植
ucos2 在51上的移植...
謃塰 实时操作系统RTOS
程序不能go main !!!
本帖最后由 dontium 于 2015-1-23 13:40 编辑 我用的是5416,在音频例程中将for(; ; )改为for(i=0;i<6555;i++) 也就是将循环不断的采集改为只采集有限个点,再运行,restart->go main 结 ......
funboy 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2791  2451  1399  804  2647  44  24  33  5  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved