电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA761M000DG

产品描述LVDS Output Clock Oscillator, 761MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SA761M000DG概述

LVDS Output Clock Oscillator, 761MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA761M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率761 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这个是怎么弄得?
423201 423200 第一个是我画的,第二个是别人画的。 我不知道第二个图那个里面的效果是如何画出来的。 请高手指教,谢谢! ...
chenbingjy PCB设计
求助 变压器布线需要注意什么呢?
我是新手,以前都是用充电电池来给电路供电的,但做项目的话不可能总是用充电电池来吧,所以想问问大家在设计PCB的时候用变压器降压的注意事项,以前实在是没怎么接触过相关电路,在网上也没 ......
hahadiy PCB设计
有关电源管理芯片IC芯片厂商,知道几个?
与逻辑芯片和内存芯片不同,电源管理芯片在众多种类的芯片中并没有那么知名,但随着智能化理念深入生活的方方面面,各类终端产品有了更高的应用需求,对于电源管理芯片的要求也就随之提高 ......
qwqwqw2088 模拟与混合信号
求大神帮忙设计下这个倒车雷达的PCB电路图,原理图已经画好了
:kiss:帮忙解决好的,我将感激不尽哈!速求大神相助啊! ...
手扒鸡 PCB设计
【推荐】Quartus II使用、编程及下载教程---适合小白入门的专业超级详细教程
### **第一步:新建工程**【切记:顶层文件的实体名作为工程名!!!!!】 File =》New Project Wizard...=》选择工程目录,指定工程名及设计入口,不能有中文路径=》添加已有文件,如 ......
LegendNing FPGA/CPLD
谁玩过eNOVA X-Wall芯片?
介绍下吧,不知道能不能用在SATA上...
123456789000 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1961  208  440  2081  2680  26  11  59  31  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved