电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

89HPES16T4G2ZBBXGI

产品描述PCI Bus Controller, PBGA288, 23 X 23 MM, 1 MM PITCH, GREEN, SBGA-288
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小281KB,共32页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览 文档解析

89HPES16T4G2ZBBXGI在线购买

供应商 器件名称 价格 最低购买 库存  
89HPES16T4G2ZBBXGI - - 点击查看 点击购买

89HPES16T4G2ZBBXGI概述

PCI Bus Controller, PBGA288, 23 X 23 MM, 1 MM PITCH, GREEN, SBGA-288

89HPES16T4G2ZBBXGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明23 X 23 MM, 1 MM PITCH, GREEN, SBGA-288
针数288
Reach Compliance Codecompliant
ECCN代码EAR99
地址总线宽度
总线兼容性PCI
最大时钟频率125 MHz
驱动器接口标准IEEE 1149.1
外部数据总线宽度
JESD-30 代码S-PBGA-B288
JESD-609代码e1
长度23 mm
湿度敏感等级3
端子数量288
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA288,22X22,40
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)260
电源1,2.5,3.3 V
认证状态Not Qualified
座面最大高度1.7 mm
最大供电电压1.1 V
最小供电电压0.9 V
标称供电电压1 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度23 mm
uPs/uCs/外围集成电路类型BUS CONTROLLER, PCI
Base Number Matches1

文档解析

89HPES16T4AG2 是 IDT PRECISE™ 家族的 PCI Express® 交换机解决方案成员,作为一款 16 通道、4 端口的第二代 PCI Express 交换机芯片,专为高性能应用如服务器、存储和通信/网络优化设计。该设备提供 PCI Express 基本交换功能,支持上游端口与下游端口之间的连接和交换,以及下游端口间的互连。基于分层的 PCI Express 架构,包括 SerDes、物理层、数据链路层和事务层,该交换机兼容 PCI Express 基础规范修订版 2.0,并采用灵活的设计以简化板级布局。 关键特性包括十六个 5 Gbps Gen2 PCI Express 通道,可配置为一个 x8 或 x4 上游端口及最多三个 x4 下游端口。设备采用低延迟直通交换架构,支持最大有效载荷大小达 2048 字节,配备一个虚拟通道和八个流量类别,用于高效资源管理。其他功能包括自动每端口链路宽度协商(x8、x4、x2 或 x1)、自动通道反转和极性反转,以及通过串行 EEPROM 加载设备配置的选项。集成片上内存用于包缓冲和排队,嵌入式 SerDes 减少外部组件需求。 在可靠性和可用性方面,该设备提供内部端到端奇偶校验保护,确保数据完整性,支持 ECRC 和高级错误报告,所有内部 RAM 具有 SECDED ECC 保护。兼容 PCI Express 原生热插拔和热交换 I/O,并支持热插拔 I/O 扩展器。电源管理功能包括低功耗设计,支持 PCI-PM 2.0 和 ACPI 2.0,未使用的 SerDes 被禁用以优化能耗。设备封装在 19mm x 19mm 324 球 BGA 中,适用于高效系统集成。

文档预览

下载PDF文档
16-Lane 4-Port
Gen2 PCI Express® Switch
®
89HPES16T4AG2
Data Sheet
Device Overview
The 89HPES16T4AG2 is a member of IDT’s PRECISE™ family of
PCI Express® switching solutions. The PES16T4AG2 is a 16-lane, 4-
port Gen2 peripheral chip that performs PCI Express Base switching
with a feature set optimized for high performance applications such as
servers, storage, and communications/networking. It provides connec-
tivity and switching functions between a PCI Express upstream port and
up to three downstream ports and supports switching between down-
stream ports.
Features
High Performance PCI Express Switch
– Sixteen 5 Gbps Gen2 PCI Express lanes
– Four switch ports
• One x8 or x4 upstream port
• Up to three x4 downstream ports
– Low latency cut-through switch architecture
– Support for Max Payload Size up to 2048 bytes
– One virtual channel
– Eight traffic classes
– PCI Express Base Specification Revision 2.0 compliant
Flexible Architecture with Numerous Configuration Options
– Automatic per port link width negotiation to x8, x4, x2 or x1
– Automatic lane reversal on all ports
– Automatic polarity inversion
– Ability to load device configuration from serial EEPROM
Legacy Support
– PCI compatible INTx emulation
– Bus locking
Highly Integrated Solution
– Incorporates on-chip internal memory for packet buffering and
queueing
– Integrates sixteen 5 Gbps embedded SerDes with 8b/10b
encoder/decoder (no separate transceivers needed)
• Receive equalization (RxEQ)
Reliability, Availability, and Serviceability (RAS) Features
– Internal end-to-end parity protection on all TLPs ensures data
integrity even in systems that do not implement end-to-end
CRC (ECRC)
– Supports ECRC and Advanced Error Reporting
– All internal data and control RAMs are SECDED ECC
protected
– Supports PCI Express Native Hot-Plug, Hot-Swap capable I/O
– Compatible with Hot-Plug I/O expanders used on PC mother-
boards
– Supports Hot-Swap
Block Diagram
4-Port Switch Core / 16 PCI Express Lanes
Frame Buffer
Route Table
Port
Arbitration
Scheduler
Transaction Layer
Data Link Layer
Transaction Layer
Data Link Layer
Transaction Layer
Data Link Layer
Transaction Layer
Data Link Layer
Multiplexer / Demultiplexer
Phy
Logical
Layer
Multiplexer / Demultiplexer
Phy
Logical
Layer
Multiplexer / Demultiplexer
Phy
Logical
Layer
Multiplexer / Demultiplexer
Phy
Logical
Layer
SerDes
SerDes
SerDes
SerDes
(Port 0)
(Port 1)
(Port 2)
(Port 3)
Figure 1 Internal Block Diagram
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc.
1 of 32
2015 Integrated Device Technology, Inc.
June 2, 2015
DSC 6928

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2715  68  2800  1445  53  38  21  25  4  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved