电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SNJ54LS113AJ

产品描述LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14
产品类别逻辑    逻辑   
文件大小121KB,共6页
制造商Texas Instruments(德州仪器)
官网地址http://www.ti.com.cn/
敬请期待 详细参数 选型对比

SNJ54LS113AJ概述

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14

SNJ54LS113AJ规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Texas Instruments(德州仪器)
Reach Compliance Codenot_compliant
系列LS
JESD-30 代码R-CDIP-T14
长度19.56 mm
负载电容(CL)15 pF
逻辑集成电路类型J-K FLIP-FLOP
位数2
功能数量2
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装等效代码DIP14,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
最大电源电流(ICC)6 mA
传播延迟(tpd)20 ns
认证状态Not Qualified
筛选级别38535Q/M;38534H;883B
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级MILITARY
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型NEGATIVE EDGE
宽度7.62 mm
最小 fmax45 MHz
Base Number Matches1

SNJ54LS113AJ相似产品对比

SNJ54LS113AJ SNC54LS113AJ SNJ54LS113AFK SNJ54LS113AW SN74LS113ADR SNJ54S113J SN74S113ADR SNJ54S113FK SNJ54S113W
描述 LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14 LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14 LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CQCC20, CERAMIC, LCC-20 LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP14 LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14 S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14 S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14 S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CQCC20 S SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDFP14, CERAMIC, FP-14
Reach Compliance Code not_compliant not_compliant not_compliant not_compliant unknown not_compliant unknown not_compliant _compli
系列 LS LS LS LS LS S S S S
JESD-30 代码 R-CDIP-T14 R-CDIP-T14 S-CQCC-N20 R-CDFP-F14 R-PDSO-G14 R-CDIP-T14 R-PDSO-G14 S-CQCC-N20 R-CDFP-F14
长度 19.56 mm 19.56 mm 8.89 mm 9.21 mm 8.65 mm 19.56 mm 8.65 mm 8.89 mm 9.21 mm
逻辑集成电路类型 J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP J-K FLIP-FLOP
位数 2 2 2 2 2 2 2 2 2
功能数量 2 2 2 2 2 2 2 2 2
端子数量 14 14 20 14 14 14 14 20 14
最高工作温度 125 °C 125 °C 125 °C 125 °C 70 °C 125 °C 70 °C 125 °C 125 °C
最低工作温度 -55 °C -55 °C -55 °C -55 °C - -55 °C - -55 °C -55 °C
输出极性 COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY
封装主体材料 CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED PLASTIC/EPOXY CERAMIC, METAL-SEALED COFIRED PLASTIC/EPOXY CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED
封装代码 DIP DIP QCCN DFP SOP DIP SOP QCCN DFP
封装形状 RECTANGULAR RECTANGULAR SQUARE RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR SQUARE RECTANGULAR
封装形式 IN-LINE IN-LINE CHIP CARRIER FLATPACK SMALL OUTLINE IN-LINE SMALL OUTLINE CHIP CARRIER FLATPACK
传播延迟(tpd) 20 ns 20 ns 20 ns 20 ns 20 ns 7 ns 7 ns 7 ns 7 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 5.08 mm 5.08 mm 2.03 mm 2.03 mm 1.75 mm 5.08 mm 1.75 mm 2.03 mm 2.03 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V 5.25 V 5.5 V 5.25 V 5.5 V 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V 4.5 V 4.5 V 4.75 V 4.5 V 4.75 V 4.5 V 4.5 V
标称供电电压 (Vsup) 5 V 5 V 5 V 5 V 5 V 5 V 5 V 5 V 5 V
表面贴装 NO NO YES YES YES NO YES YES YES
技术 TTL TTL TTL TTL TTL TTL TTL TTL TTL
温度等级 MILITARY MILITARY MILITARY MILITARY COMMERCIAL MILITARY COMMERCIAL MILITARY MILITARY
端子形式 THROUGH-HOLE THROUGH-HOLE NO LEAD FLAT GULL WING THROUGH-HOLE GULL WING NO LEAD FLAT
端子节距 2.54 mm 2.54 mm 1.27 mm 1.27 mm 1.27 mm 2.54 mm 1.27 mm 1.27 mm 1.27 mm
端子位置 DUAL DUAL QUAD DUAL DUAL DUAL DUAL QUAD DUAL
触发器类型 NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE NEGATIVE EDGE
宽度 7.62 mm 7.62 mm 8.89 mm 6.29 mm 3.9 mm 7.62 mm 3.9 mm 8.89 mm 6.29 mm
最小 fmax 45 MHz 45 MHz 45 MHz 45 MHz 45 MHz 125 MHz 125 MHz 125 MHz 125 MHz
是否Rohs认证 不符合 不符合 不符合 不符合 - 不符合 - 不符合 不符合
厂商名称 Texas Instruments(德州仪器) Texas Instruments(德州仪器) Texas Instruments(德州仪器) Texas Instruments(德州仪器) Texas Instruments(德州仪器) - Texas Instruments(德州仪器) Texas Instruments(德州仪器) Texas Instruments(德州仪器)
负载电容(CL) 15 pF - 15 pF 15 pF 15 pF 15 pF - 15 pF 15 pF
封装等效代码 DIP14,.3 DIP14,.3 LCC20,.35SQ FL14,.3 - DIP14,.3 - LCC20,.35SQ FL14,.3
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED - NOT SPECIFIED - NOT SPECIFIED NOT SPECIFIED
电源 5 V 5 V 5 V 5 V - 5 V - 5 V 5 V
最大电源电流(ICC) 6 mA - 6 mA 6 mA 6 mA 25 mA - 25 mA 25 mA
筛选级别 38535Q/M;38534H;883B MIL-STD-883 Class B (Modified) 38535Q/M;38534H;883B 38535Q/M;38534H;883B - 38535Q/M;38534H;883B - 38535Q/M;38534H;883B 38535Q/M;38534H;883B
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED - NOT SPECIFIED - NOT SPECIFIED NOT SPECIFIED
Base Number Matches 1 1 1 1 1 1 - - -
包装说明 - - CERAMIC, LCC-20 - SOP, DIP, DIP14,.3 SOP, QCCN, LCC20,.35SQ DFP, FL14,.3
这是程序调用编译器中的过程吗?
使用CCS V5,编程C2000器件,如果让编译器产生汇编代码,在运算的过程中,总是调用无法找到的标号,如:LCR#FS$$MPY找了所有文件,均未发现 #FS$$MPY这个程序段。象这样的还有,如:LCR#FS$$ADDLCR#FS$$ADDLCR#FS$$TOL等...
dontium 微控制器 MCU
如何读取串口的奇偶校验位
我用的是三星的6410芯片,WinCE6.0系统,串口的驱动基本上是三星写的(核心的东西都没有改),现在我希望是能够在串口中收到数据的时候,能够读取到奇偶校验位的值,是1或是0,还有就是在发送数据的时候,我能够设定这个奇偶校验位的值是1或者0,不知道该怎么做呢???额外,先问下,当我们的应用程式打开串口的时候,会设置这个校验方式,如果设定为无校验的时候,那么串口在发送数据的时候是不是就不会发送这个...
xunorange 嵌入式系统
大虾救我 关于刻录dmn-8652的问题
[i=s] 本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 [/i][size=6]各位大虾,使用刻录DVD的专用芯片dmn-8652的刻录机再使用一段时间后会出现黑屏或是绿屏的情况,这是什么原因,该怎么解决还有就是网上找不到这个芯片的详细参数资料,那位你、大虾个、能够指点迷经在这里先谢了 [/size]...
anq1982 移动便携
PCA82C250 CAN 收发器应用指南
[i=s] 本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 [/i]做了收发器当然要知道我们应该如何来选择的啊下面我就给大家来介绍一下 这种芯片做收发器应该怎么样来选择...
rain 移动便携
JPEG2000中嵌入式块编码的FPGA设计
[b]摘要: [/b]为了使JPEG2000能应用到便携产品中,采用了高效存储结构的硬件实现方案,并设计了相应的寄存器组和控制逻辑。仿真结果表明所设计所设计的编码器能够在0.256s内完成对一帧512×512的灰度图像的编码。[b]关键词: [/b]基于最优截断的嵌入式编码 JPEG2000 交错存储随着多媒体市场的迅猛发展,百万像素的数码相机、各种功能强大的彩屏手机等数字消费产品逐渐普及。这些多...
songbo FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 875  912  1292  1349  1621 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved