电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT74FCT273TDB

产品描述FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET
文件大小73KB,共7页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT74FCT273TDB概述

FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET

文档预览

下载PDF文档
FAST CMOS
OCTAL D FLIP-FLOP
WITH MASTER RESET
Integrated Device Technology, Inc.
IDT54/74FCT273T/AT/CT
FEATURES:
Std., A, and C speed grades
Low input and output leakage
≤1µA
(max.)
CMOS power levels
True TTL input and output compatibility
– V
OH
= 3.3V (typ.)
– V
OL
= 0.3V (typ.)
High drive outputs (-15mA I
OH
, 48mA I
OL
)
Meets or exceeds JEDEC standard 18 specifications
Product available in Radiation Tolerant and Radiation
Enhanced versions
Military product compliant to MIL-STD-883, Class B
and DESC listed (dual marked)
Available in DIP, SOIC, QSOP, CERPACK and LCC
packages
DESCRIPTION:
The IDT54/74FCT273T/AT/CT are octal D flip-flops built
using an advanced dual metal CMOS technology. The IDT54/
74FCT273T/AT/CT have eight edge-triggered D-type flip-
flops with individual D inputs and O outputs. The common
buffered Clock (CP) and Master Reset ( ) inputs load and
reset (clear) all flip-flops simultaneously.
The register is fully edge-triggered. The state of each D
input, one set-up time before the LOW-to-HIGH clock
transition, is transferred to the corresponding flip-flop’s O
output.
All outputs will be forced LOW independently of Clock or
Data inputs by a LOW voltage level on the
input. The
device is useful for applications where the true output only is
required and the Clock and Master Reset are common to all
storage elements.
MR
MR
FUNCTIONAL BLOCK DIAGRAM
D
0
CP
D
CP
R
D
MR
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
2568 drw 03
D
1
D
2
D
3
D
4
D
5
D
6
D
7
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
PIN CONFIGURATIONS
D
0
3
D
1
O
1
O
2
D
2
D
3
4
5
6
7
8
9 10 11 12 13
2568 drw 01
MR
O
0
D
0
D
1
O
1
O
2
D
2
D
3
O
3
GND
2
3
4
5
6
7
8
9
10
19
P20-1
D20-1
SO20-2
SO20-8
&
E20-1
18
17
16
15
14
13
12
11
O
7
D
7
D
6
O
6
O
5
D
5
D
4
O
4
CP
2
1
20 19
18
17
L20-2
16
15
14
D
7
D
6
O
6
O
5
D
5
O
0
1
20
V
CC
O
3
GND
CP
O
4
D
4
MR
V
CC
O
7
INDEX
2568 drw 02
DIP/SOIC/QSOP/CERPACK
TOP VIEW
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
LCC
TOP VIEW
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1995
Integrated Device Technology, Inc.
APRIL 1995
DSC-4209/3
6.10
1
网站建设 游戏版本架设
A:服务器托管 服务器租用 带宽租用 网站空间域名 网站建设 游戏版本架设 B:东北服务器托管 东北服务器租用 东北带宽租用 东北100M独享 东北百兆独享 千兆独享 C:黑龙江服务器托 ......
20977977 无线连接
有专门拿着ATTINY13A 玩的 朋友吗 ?咱们一起玩?
看到哪个论坛 玩这个片子的人都不多,资源很少, 我是新手,想结识大家。...
haojing328 Microchip MCU
BeagleBone-BlackEE学习板能做EtherCAT从站的实验吗?
想采用AM3359做EtherCAT从站,Ti的ICE比较贵,学习ethercat能用BeagleBone-BlackEE吗?...
geyd2000 DSP 与 ARM 处理器
CTC模式下,什么时候发生比较匹配
CTC模式下,什么时候发生比较匹配,如TCNT0=0X00,OCR0=0X05,那么比较匹配中断标志位在什么时候置位,就是什么时候发生比较匹配中断,资料上说的是TCNT0与OCR0相等时,发生匹配中断,可是我软仿 ......
chenjinmei 嵌入式系统
2011年春节,咱们怎么一起闹腾下?
回望2010年,好事情太多了,一个比一个精彩,在这里我就不一一列举了,看看论坛就知道。论坛的活动一个比一个重量级大,关键之处是大家的热情和论坛给予的机会让我们论坛的所有人都感到无比的幸 ......
fxw451 聊聊、笑笑、闹闹
参与HELPER2416开发板助学计划: 不错的超级终端
本帖最后由 有缘于你 于 2014-7-12 14:59 编辑 我的系统是Windows7 (32bit),用光盘里带的超级终端接收不到数据,可以连接和断开,就是没有任何显示。找到以前在Windows8。1 中好 ......
有缘于你 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 601  2373  2843  480  2869  53  21  41  59  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved