电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT74FCT273CTPB

产品描述FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET
文件大小73KB,共7页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT74FCT273CTPB概述

FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET

文档预览

下载PDF文档
FAST CMOS
OCTAL D FLIP-FLOP
WITH MASTER RESET
Integrated Device Technology, Inc.
IDT54/74FCT273T/AT/CT
FEATURES:
Std., A, and C speed grades
Low input and output leakage
≤1µA
(max.)
CMOS power levels
True TTL input and output compatibility
– V
OH
= 3.3V (typ.)
– V
OL
= 0.3V (typ.)
High drive outputs (-15mA I
OH
, 48mA I
OL
)
Meets or exceeds JEDEC standard 18 specifications
Product available in Radiation Tolerant and Radiation
Enhanced versions
Military product compliant to MIL-STD-883, Class B
and DESC listed (dual marked)
Available in DIP, SOIC, QSOP, CERPACK and LCC
packages
DESCRIPTION:
The IDT54/74FCT273T/AT/CT are octal D flip-flops built
using an advanced dual metal CMOS technology. The IDT54/
74FCT273T/AT/CT have eight edge-triggered D-type flip-
flops with individual D inputs and O outputs. The common
buffered Clock (CP) and Master Reset ( ) inputs load and
reset (clear) all flip-flops simultaneously.
The register is fully edge-triggered. The state of each D
input, one set-up time before the LOW-to-HIGH clock
transition, is transferred to the corresponding flip-flop’s O
output.
All outputs will be forced LOW independently of Clock or
Data inputs by a LOW voltage level on the
input. The
device is useful for applications where the true output only is
required and the Clock and Master Reset are common to all
storage elements.
MR
MR
FUNCTIONAL BLOCK DIAGRAM
D
0
CP
D
CP
R
D
MR
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
2568 drw 03
D
1
D
2
D
3
D
4
D
5
D
6
D
7
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
PIN CONFIGURATIONS
D
0
3
D
1
O
1
O
2
D
2
D
3
4
5
6
7
8
9 10 11 12 13
2568 drw 01
MR
O
0
D
0
D
1
O
1
O
2
D
2
D
3
O
3
GND
2
3
4
5
6
7
8
9
10
19
P20-1
D20-1
SO20-2
SO20-8
&
E20-1
18
17
16
15
14
13
12
11
O
7
D
7
D
6
O
6
O
5
D
5
D
4
O
4
CP
2
1
20 19
18
17
L20-2
16
15
14
D
7
D
6
O
6
O
5
D
5
O
0
1
20
V
CC
O
3
GND
CP
O
4
D
4
MR
V
CC
O
7
INDEX
2568 drw 02
DIP/SOIC/QSOP/CERPACK
TOP VIEW
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
LCC
TOP VIEW
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1995
Integrated Device Technology, Inc.
APRIL 1995
DSC-4209/3
6.10
1
TM4C123GH6PM PWM调制正弦波
一个程序解决问题 此内容由EEWORLD论坛网友17号外星人原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
17号外星人 微控制器 MCU
EEWORLD大学堂----CES 2015焦点: Lenovo Yoga 3 和 maXStylus的产品演示
CES 2015焦点: Lenovo Yoga 3 和 maXStylus的产品演示:https://training.eeworld.com.cn/course/241 Atmel产品营销经理Patrick?Hanley示范以maXTouch驱动的Lenovo?Yoga?3?Ultrabook和Atmel刚 ......
dongcuipin 聊聊、笑笑、闹闹
LED的山寨模式?
什么叫LED照明产品的山寨模式?这个问题想必很多朋友不明白。我就接着阐述一下。 山寨模式是一个中国特色的模式,是一个中国特色的东西。这种模式比较适合早期的中国,山寨模式的本质就是,例 ......
探路者 LED专区
LPC2138 的 UART1 不能初始化
int8 UART1_Init(uint32 baud,uint8 datab,uint8 stopb,uint8 parity) { uint32 tmp; PINSEL0 = (PINSEL0 & 0xfff0ffff) | 0x50000; // (先清零,再赋值) P0.8 、.P0.9 P ......
han0602 嵌入式系统
车联网——汽车工业未来的发展
车联网——汽车工业未来的发展 物联网是物和物的互联,其中最为重要的是网络和智能核心产品。物联网技术的发展同时给车联网带来了生机和活力,而车联网技术的发展又不断的对于 ......
chenhan888 汽车电子
如何让j-flash不能读取stm32flash数据
本帖最后由 y909334873 于 2016-11-1 14:11 编辑 如题,用j-flash可以直接从flash中读出数据保存成bin文件,在不添加加密芯片如何设置可以不能通过这个直接读取数据 在网上看在j-flash中可 ......
y909334873 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1757  2479  2421  2821  2503  19  59  43  17  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved