电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT74FCT273CTEB

产品描述FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET
文件大小73KB,共7页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT74FCT273CTEB概述

FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET

文档预览

下载PDF文档
FAST CMOS
OCTAL D FLIP-FLOP
WITH MASTER RESET
Integrated Device Technology, Inc.
IDT54/74FCT273T/AT/CT
FEATURES:
Std., A, and C speed grades
Low input and output leakage
≤1µA
(max.)
CMOS power levels
True TTL input and output compatibility
– V
OH
= 3.3V (typ.)
– V
OL
= 0.3V (typ.)
High drive outputs (-15mA I
OH
, 48mA I
OL
)
Meets or exceeds JEDEC standard 18 specifications
Product available in Radiation Tolerant and Radiation
Enhanced versions
Military product compliant to MIL-STD-883, Class B
and DESC listed (dual marked)
Available in DIP, SOIC, QSOP, CERPACK and LCC
packages
DESCRIPTION:
The IDT54/74FCT273T/AT/CT are octal D flip-flops built
using an advanced dual metal CMOS technology. The IDT54/
74FCT273T/AT/CT have eight edge-triggered D-type flip-
flops with individual D inputs and O outputs. The common
buffered Clock (CP) and Master Reset ( ) inputs load and
reset (clear) all flip-flops simultaneously.
The register is fully edge-triggered. The state of each D
input, one set-up time before the LOW-to-HIGH clock
transition, is transferred to the corresponding flip-flop’s O
output.
All outputs will be forced LOW independently of Clock or
Data inputs by a LOW voltage level on the
input. The
device is useful for applications where the true output only is
required and the Clock and Master Reset are common to all
storage elements.
MR
MR
FUNCTIONAL BLOCK DIAGRAM
D
0
CP
D
CP
R
D
MR
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
2568 drw 03
D
1
D
2
D
3
D
4
D
5
D
6
D
7
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
PIN CONFIGURATIONS
D
0
3
D
1
O
1
O
2
D
2
D
3
4
5
6
7
8
9 10 11 12 13
2568 drw 01
MR
O
0
D
0
D
1
O
1
O
2
D
2
D
3
O
3
GND
2
3
4
5
6
7
8
9
10
19
P20-1
D20-1
SO20-2
SO20-8
&
E20-1
18
17
16
15
14
13
12
11
O
7
D
7
D
6
O
6
O
5
D
5
D
4
O
4
CP
2
1
20 19
18
17
L20-2
16
15
14
D
7
D
6
O
6
O
5
D
5
O
0
1
20
V
CC
O
3
GND
CP
O
4
D
4
MR
V
CC
O
7
INDEX
2568 drw 02
DIP/SOIC/QSOP/CERPACK
TOP VIEW
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
LCC
TOP VIEW
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1995
Integrated Device Technology, Inc.
APRIL 1995
DSC-4209/3
6.10
1
吉时利讲堂:2602型数字源表数模转换器测试实例
为了说明2602型数字源表在多通道、多功能测试应用中的源表能力和灵活性,让我们看一下8-位乘法数模转换器(DAC) 的测试序列。图1给出这个应用的测试设置。通过TSP-Link连接的每个仪器都被分配 ......
Jack_ma 测试/测量
改进建议:PL2303HXA在Win8有兼容问题的,应该改.
PL2303其他版本基本都没事.经过九牛二虎之力, http://ww3.sinaimg.cn/large/a7d07956gw1e76yti3vhpj20hs0dw0v7.jpg http://photo.weibo.com/2815457622/wbphotos/large/mid/3606438318251551/ ......
cl17726 FPGA/CPLD
关于pcb多层板设计~~~信号线上网格
今天在画PCB时,无意间打开了AD10自带的例程发现了很多秘密!国外的工程师还真值得我们学习。 1、原理图 108699 108706 108701 108700 2、PCB 108703 108705 108704 1087 ......
499362154 PCB设计
实时嵌入式系统设计综述
11751...
daicheng 嵌入式系统
物联网安全拔“牙”实战——低功耗蓝牙(BLE)初探(zt)
最近做项目,安全问题挺头疼,看到一篇文章,分享过来看看 Author: FengGou 链接:http://drops.wooyun.org/tips/10109 0x00 目录 0x00 目录 0x01 前言 0x02 BLE概述 BLE 协议栈总览 ......
freebsder 无线连接
什么是推挽功率放大器?
利用两只特性相同的晶体管,使它们都工作在乙类状态,其中一只晶体管在正半周工作,另一只在负半周工作,然后设法将两只管的输出波形在负载上组合到一起,得到一个完整的输出波形,这种放大器就 ......
fish001 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2037  635  535  2123  2590  15  7  55  39  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved