电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962F9672001VCX

产品描述ACT SERIES, 9-BIT PARITY GENERATOR/CHECKER, COMPLEMENTARY OUTPUT, CDIP14
产品类别逻辑    逻辑   
文件大小57KB,共4页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
下载文档 详细参数 选型对比 全文预览

5962F9672001VCX概述

ACT SERIES, 9-BIT PARITY GENERATOR/CHECKER, COMPLEMENTARY OUTPUT, CDIP14

5962F9672001VCX规格参数

参数名称属性值
厂商名称Renesas(瑞萨电子)
包装说明,
Reach Compliance Codeunknown
其他特性ODD/EVEN PARITY GENERATOR
系列ACT
JESD-30 代码R-CDIP-T14
逻辑集成电路类型PARITY GENERATOR/CHECKER
位数9
功能数量1
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装形状RECTANGULAR
封装形式IN-LINE
认证状态Not Qualified
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子形式THROUGH-HOLE
端子位置DUAL
总剂量300k Rad(Si) V
Base Number Matches1

文档预览

下载PDF文档
ACTS280MS
January 1996
Radiation Hardened 9-Bit Odd/
Even Parity Generator Checker
Pinouts
14 PIN CERAMIC DUAL-IN-LINE
MIL-STD-1835 DESIGNATOR, CDIP2-T14,
LEAD FINISH C
TOP VIEW
I6 1
I7 2
NC 3
I8 4
EVEN 5
ODD 6
GND 7
14 VCC
13 I5
12 I4
11 I3
10 I2
9 I1
8 I0
Features
• Devices QML Qualified in Accordance with MIL-PRF-38535
• Detailed Electrical and Screening Requirements are Contained in
SMD# 5962-96720 and Intersil’ QM Plan
• 1.25 Micron Radiation Hardened SOS CMOS
• Total Dose . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . >300K RAD (Si)
• Single Event Upset (SEU) Immunity: <1 x 10
-10
Errors/Bit/Day
(Typ)
• SEU LET Threshold . . . . . . . . . . . . . . . . . . . . . . . >100 MEV-cm
2
/mg
• Dose Rate Upset . . . . . . . . . . . . . . . . >10
11
RAD (Si)/s, 20ns Pulse
• Dose Rate Survivability . . . . . . . . . . . >10
12
RAD (Si)/s, 20ns Pulse
• Latch-Up Free Under Any Conditions
• Military Temperature Range . . . . . . . . . . . . . . . . . . -55
o
C to +125
o
C
• Significant Power Reduction Compared to ALSTTL Logic
• DC Operating Voltage Range . . . . . . . . . . . . . . . . . . . . 4.5V to 5.5V
• Input Logic Levels
- VIL = 0.8V Max
- VIH = VCC/2 Min
• Input Current
1µA at VOL, VOH
• Fast Propagation Delay . . . . . . . . . . . . . . . . 24ns (Max), 16ns (Typ)
14 PIN CERAMIC FLATPACK
MIL-STD-1835 DESIGNATOR, CDFP3-F14
LEAD FINISH C
TOP VIEW
I6
I7
NC
I8
EVEN
ODD
GND
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
I5
I4
I3
I2
I1
I0
Description
The Intersil ACTS280MS is a Radiation Hardened 9-bit odd/even parity
generator checker device. Both odd and even parity outputs are available
for generating or checking parity for words up to 9 bits long. Even parity
is indicated (EVEN output high) when an even number of data inputs are
high. Odd parity is indicated (ODD output high) when an odd number of
data inputs are high. Parity checking for larger words can be accom-
plished by tying EVEN output to any input of an additional ACTS280MS.
The ACTS280MS utilizes advanced CMOS/SOS technology to achieve
high-speed operation. This device is a member of a radiation hardened,
high-speed, CMOS/SOS Logic Family.
The ACTS280MS is supplied in a 14 lead Ceramic Flatpack (K suffix) or
a Ceramic Dual-In-Line Package (D suffix).
Ordering Information
PART NUMBER
5962F9672001VCC
5962F9672001VXC
ACTS280D/Sample
ACTS280K/Sample
ACTS280HMSR
TEMPERATURE RANGE
-55
o
C to +125
o
C
-55
o
C to +125
o
C
25
o
C
25
o
C
25
o
C
SCREENING LEVEL
MIL-PRF-38535 Class V
MIL-PRF-38535 Class V
Sample
Sample
Die
PACKAGE
14 Lead SBDIP
14 Lead Ceramic Flatpack
14 Lead SBDIP
14 Lead Ceramic Flatpack
Die
CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.
http://www.intersil.com or 407-727-9207
|
Copyright
©
Intersil Corporation 1999
Spec Number
File Number
1
518827
3569.1

5962F9672001VCX相似产品对比

5962F9672001VCX 5962F9672001VXX
描述 ACT SERIES, 9-BIT PARITY GENERATOR/CHECKER, COMPLEMENTARY OUTPUT, CDIP14 ACT SERIES, 9-BIT PARITY GENERATOR/CHECKER, COMPLEMENTARY OUTPUT, CDFP14
Reach Compliance Code unknown unknown
其他特性 ODD/EVEN PARITY GENERATOR ODD/EVEN PARITY GENERATOR
系列 ACT ACT
JESD-30 代码 R-CDIP-T14 R-CDFP-F14
逻辑集成电路类型 PARITY GENERATOR/CHECKER PARITY GENERATOR/CHECKER
位数 9 9
功能数量 1 1
端子数量 14 14
最高工作温度 125 °C 125 °C
最低工作温度 -55 °C -55 °C
输出极性 COMPLEMENTARY COMPLEMENTARY
封装主体材料 CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED
封装形状 RECTANGULAR RECTANGULAR
封装形式 IN-LINE FLATPACK
认证状态 Not Qualified Not Qualified
最大供电电压 (Vsup) 5.5 V 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V
标称供电电压 (Vsup) 5 V 5 V
表面贴装 NO YES
技术 CMOS CMOS
温度等级 MILITARY MILITARY
端子形式 THROUGH-HOLE FLAT
端子位置 DUAL DUAL
总剂量 300k Rad(Si) V 300k Rad(Si) V
Base Number Matches 1 1
【TI首届低功耗设计大赛】之方案设计
要做的题目:低功耗测量仪器 要测的物理量包括:直流电压、直流电流、交流电压、交流电流、电阻、频率 如果进展顺利的话最后把电容、电感测量也加进来 方案设计: 直流电压的测量直接使用la ......
众神之怒 微控制器 MCU
hdmi网线延长器是什么?
HDMI延长器是用来延长信号的器件,通常用于长距离直连线材无法满足传输要求的情况,一般是为了确保信号长距离无衰减的传输而设计,因此多是有源的。   HDMI延长器概念   传统的HDMI延长器 ......
一世轮回 综合技术交流
采用高速高分辨率信号采集卡构成超声探伤系统
采用高速高分辨率信号采集卡构成超声探伤系统 超声波探伤系统生产商在无损探测薄片钢部件中,所有的测量方法都是使用模拟电路。但是要在今天竞争激烈的市场上生存,需要的是能够提供更高性能和 ......
feifei 嵌入式系统
DSP芯片选择方法
一般而言,定点DSP芯片的价格较便宜,功耗较低,但运算精度稍低。而浮点DSP芯片的优点是运算精度高,且C语言编程调试方便,但价格稍贵,功耗也较大。例如TI的TMS320C2XX/C54X系列属于定点DSP芯 ......
wanggq DSP 与 ARM 处理器
stm32串口1,串口2调试问题
新手提问,我在调stm32串口1,2相互通信的过程中,遇到问题,串口1,串口2单独调试,都不会出现问题的,但如果两个串口程序写在一起,就不工作了请大侠们指点指点,谢谢,程序如下: #include ......
蓝宝石的夜空 stm32/stm8
为什么要采用异步电机变频调速恒压频比控制的方法?
为什么在低速时要对定子端电压补偿?...
xdyc2004 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1206  751  1141  780  2530  40  23  59  33  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved