电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACCB16.896/24.576

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TACCB16.896/24.576概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACCB16.896/24.576规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
小公司创业好还是进大公司好
同标题,:)我无意中进了一家小公司,应该是我就是创始人之一,老板出钱我们出技术,老板还有其他的一家小公司。现在公司就几个人,其中两个技术,我做软件,一个做硬件,做了一段时间,产品出来 ......
mlyxlpk007 工作这点儿事
电路原理图设计求助
各位大神好。 要求设计一个接口板。其中有一个接口的两个输入信号的要求是:差分输入,低电平有效和差分输入高电平有效。这是啥意思?{:1_101:} 求原理图分析。 具体要求如下: J1 ......
笨笨丁2018 模拟电子
【拉仇恨】收到论坛双十一活动的板子了
本帖最后由 5之蒲公英 于 2016-11-13 11:08 编辑 我就是来炫耀下哈哈哈哈{:1_102:}{:1_102:}{:1_102:}丝毫没有受到双十一的影响呢{:1_144:} 大家的板子都受到了吗?:hug:266818 266819 打 ......
5之蒲公英 聊聊、笑笑、闹闹
两个线程之间的切换所需要的时间
请教大家一个线程的切换问题:请高手们指点指点 在我的程序中用到好几个线程,而且在线程中频繁用到SLEEP()延时函数, 这样可能会造成线程间的频繁切换,可能会使软件的运行效率降低, ......
one65one 嵌入式系统
用 C2000™ 实时控制器的示例分布式多轴伺服驱动器
511011511012 511013 511014 此设计展示的是基于快速串行接口 (FSI)、使用 C2000™ 实时控制器的示例分布式多轴伺服驱动器。多轴伺服驱动器用于工厂自动化和机器人等多种应用。凭 ......
Jacktang 微控制器 MCU
stm32的tim输出比较模式区别
timingtoggleactive inactive四种模式有什么区别 比较匹配时,输出管脚可以保持它的电平(OCxM=000)、 被设置成有效电平(OCxM=001)、 ?? 被设置成无有效电平(OCxM=010) ? ? 或进行翻 ......
ssgg2003 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2762  1311  1562  2038  288  5  17  12  53  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved