电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC727M000DG

产品描述LVDS Output Clock Oscillator, 727MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BC727M000DG概述

LVDS Output Clock Oscillator, 727MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC727M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率727 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
NAND Flash的名字可以修改名称吗
在注册表里面把NAND Flash文件夹的名称全部修改后,打开资源管理器发现NAND Flash的名字并没有有改,不通过修改bsp可以修改名称吗?...
starss 嵌入式系统
富士通开发板DIY:晒一下厨房DIY的成果和进度
厨房部分的功能全部调试完毕,只差无线调试和串口调试了!烟雾部分:91055模拟开关:91056温湿度部分:91057步进电机部分:91058整体:91059各部分心得会逐步分享,请大家指正!...
anananjjj DIY/开源硬件专区
高速电压反馈运算放大器
126156...
gaoyang9992006 ADI 工业技术
反向电源应该用什么来实现?除了ICL7660
最近在做设计的时候遇到了这么一个问题,很多设备需要双电源供电 那么电压反向就成了一个大问题 手头上用过ICL7660 但是他的输出阻抗高达50欧。请问有更好用的电压反向芯片或者稳压芯片吗 需要 ......
yyj8902 模拟电子
USB网卡驱动与ADSL问题
USB网卡在局域网和通过路由器,交换机上外网时都很正常。就是通过ADSL拨号时,发现速度超慢,发现是通过路由器(交换机)时的速度的十分之一,现在怀疑时我自己写的驱动的问题,请问各位大侠:在 ......
tanling79467240 嵌入式系统
“测温枪”到底是怎样测出你的温度的?
本帖最后由 兰博 于 2020-3-12 11:55 编辑 当下这些天,大街上最威风的就是公共场所的安保人员和各小区的工作人员了。不管你平时多大派头,也不管你哪个星球来的,遇见他们咱都得乖乖 ......
兰博 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1485  1479  507  2518  1162  19  38  39  30  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved