电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962F9655901QCX

产品描述ACT SERIES, 8-BIT RIGHT PARALLEL IN SERIAL OUT SHIFT REGISTER, COMPLEMENTARY OUTPUT, CDIP16, CERAMIC, SIDE BRAZED, DIP-16
产品类别逻辑    逻辑   
文件大小250KB,共10页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962F9655901QCX概述

ACT SERIES, 8-BIT RIGHT PARALLEL IN SERIAL OUT SHIFT REGISTER, COMPLEMENTARY OUTPUT, CDIP16, CERAMIC, SIDE BRAZED, DIP-16

5962F9655901QCX规格参数

参数名称属性值
零件包装代码DIP
包装说明DIP,
针数16
Reach Compliance Codeunknown
计数方向RIGHT
系列ACT
JESD-30 代码R-CDIP-T16
逻辑集成电路类型PARALLEL IN SERIAL OUT
位数8
功能数量1
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)21 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量300k Rad(Si) V
触发器类型POSITIVE EDGE
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS165/UT54ACTS165
8-Bit Parallel Shift Registers
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
Complementary outputs
Direct overriding load (data) inputs
Gated clock inputs
Parallel-to-serial data conversions
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 16-pin DIP
- 16-lead flatpack
UT54ACS165 - SMD 5962-96558
UT54ACTS165 - SMD 5962-96559
DESCRIPTION
The UT54ACS165 and the UT54ACTS165 are 8-bit serial shift regis-
ters that, when clocked, shift the data toward serial output Q
H
. Parallel-
in access to each stage is provided by eight individual data inputs that
are enabled by a low level at the SH/LD input. The devices feature a
clock inhibit function and a complemented serial output Q
H
.
Clocking is accomplished by a low-to-high transition of the CLK input
while SH/LD is held high and CLK INH is held low. The functions of
the CLK and CLK INH (clock inhibit) inputs are interchangeable. Since
a low CLK input and a low-to-high transition of CLK INH will also
accomplish clocking, CLK INH should be changed to the high level
only while the CLK input is high. Parallel loading is disabled when
SH/LD is held high. Parallel inputs to the registers are enabled while
SH/LD is low independently of the levels of CLK, CLK INH or SER
inputs.
The devices are characterized over full military temperature range of
-55°C to +125°C.
PINOUTS
16-Pin DIP
Top View
SH/LD
CLK
E
F
G
H
Q
H
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
CLK INH
D
C
B
A
SER
Q
H
16-Lead Flatpack
Top View
SH/LD
CLK
E
F
G
H
Q
H
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
CLK INH
D
C
B
A
SER
Q
H
LOGIC SYMBOL
(1)
SH/LD
(15)
CLK INH
(2)
CLK
(10)
SER
(11)
A
(12)
B
(13)
C
(14)
D
(3)
E
(4)
F
(5)
G
(6)
H
SRG8
C1 (LOAD)
≥1
C2/
FUNCTION TABLE
INPUTS
SH/ CLK CLK SER PARALLEL
LD INH
A ... H
INTERNAL OUTPUTS
OUTPUTS
Q
A
Q
B
Q
H
Q
H
h
2D
1D
1D
L
H
H
H
H
X
L
L
L
H
X
L
X
X
H
L
X
a ... h
X
X
X
X
a
Q
A
H
L
Q
A
b
Q
B
Q
A
Q
A
Q
B
h
Q
H
Q
G
Q
G
Q
H
Q
H
Q
G
Q
G
Q
H
1
1D
(9)
Q
(7)
H
Q
H
X
Note:
1. Logic symbol in accordance with ANSI/IEEE Std 91-1984 and
IEC Publication 617-12.
Note:
1. Q
n
= The state of the referenced output one setup time prior to the Low-to-
High clock transition.PINOUTS
cannot load from non-primitive location
程序是一个很简单的程序,就是用IQmath库进行一个sin的运算。/* * main.c */ #include "DSP28x_Project.h" #include "DSP2833x_Device.h" #include "DSP2833x_Examples.h" #include " ......
无知的萝卜 微控制器 MCU
请问在仿真软件中方波脉冲是这样设置吗??
337776 我需要20KHz,占空比0.2的方波脉冲,幅值7V,但是在用maxwell仿真波形中却变成一个脉冲周期0.1ms了,是不是哪里设置错了。。。。 ...
西里古1992 模拟电子
聊聊使用TI的24位ADC(ADS1232)中遇到的问题
市面上24位ADC很多,其中TI的ADS1232便宜又好用。使用的时候遇到一些问题,分享一下解决办法。 遇到的第一个问题是如何处理数字地和模拟地:ADS1232有单独的AGND和DGND,在设计的时候要以最 ......
zca123 模拟与混合信号
FPGA锁定放大器(用于弱信号检测)
在FPGA中如何只保留直流信号,去掉所有交流信号...
hytz845 FPGA/CPLD
【MicroPython】MicroPython升级到1.8.1
MicroPython今天升级到1.8.1,主要改进有: 改进了ESP8266功能 增强了WebREPL 支持STM32L4 详细升级内容 大家可以去升级自己的固件了。 ...
dcexpert MicroPython开源版块
全国电子设计竞赛论文写作要求
本帖最后由 paulhyde 于 2014-9-15 09:22 编辑 全国电子设计竞赛论文写作要求 本帖最后由 open82977352 于 2011-8-29 09:17 编辑 ] ...
你妹 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1035  644  1720  1124  1082  23  2  45  40  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved