电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB151M000BGR

产品描述LVPECL Output Clock Oscillator, 151MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB151M000BGR概述

LVPECL Output Clock Oscillator, 151MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB151M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率151 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
怎么配置网络属性nwkMaxChildren?
本人正在做星型网结构的ZigBee的应用,目前协调器只能连接14个终端,通过网上还有查书发现网络属性nwkMaxChildren这个常量,它就是配置最大子设备数的,但是不知道该怎么配置它,特向各位高手请 ......
真求学者 无线连接
大家来评论自己吃饭的地儿吧~~
在芯座、银座混快三年了,是真的有的时候听到一个菜名就想吐的阶段,但是还是拿起电话订了那个菜,相信大家也会有这个感觉吧。 自从肯德基那一片兴盛以来,兴奋过好长一段时间,想是接下来的 ......
gina 聊聊、笑笑、闹闹
自己动手维修暖手器
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 暖手器具有携带方便、取暖卫生、保温时间长,使用不带电、安全可靠等优点。不仅适用于取暖,而且还可以用来局部理疗。作为一种小家电,其 ......
lorant 消费电子
请问哪里有下载xp sp1 ddk
版本号是2600.1106 网上找了一圈都没有...
pka1987 嵌入式系统
C8051数字湿度计碰到不可逾越的难题: 电池不能充电
想了好几天, 试了无数种方法, 无法成功. 不知道有成功的人没有....
zhdphao DIY/开源硬件专区
请问arm逻辑图需要自己设计吗
现在要做一个基于arm的应用,老板让我设计一个arm逻辑图,其实老板自己对这块也不怎么懂,我寻思着arm开发板的处理器,接口,总线等应该在买来的时候就已经固化在板子上了,还用得到我自己去设 ......
znstchhh ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2017  2724  1548  830  381  55  42  34  33  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved