电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATFA16.896/24.576

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TATFA16.896/24.576概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATFA16.896/24.576规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
PADS画板
PADS画板,平面区域比起铺铜或灌铜有什么优点?铺铜或灌铜都能完成的事,搞个平面区域有何讲究...
QWE4562009 综合技术交流
稍懂技术的人就会知道“棱镜计划”屁都不算!
“监控”、“**”这些危言耸听的词语只有让民主国家里的人士听后愤怒,鬼子太弱智了,整那么多严格的制度束缚自己,这下傻了吧?我们是最幸福的,因为我们根本不知道、也没权利、没资格知道自己 ......
qwqwqw2088 聊聊、笑笑、闹闹
数控直流电源设计论文
诚求帮助 1.对本课题的总体介绍 设计一个可以供实验或设备使用的恒压(恒流)电源。完成方案选择,硬件电路设计,软件程序编写、说明书编写的工作。 2.主要内容 1)进行方案论证,选择 ......
sd19891013 电源技术
麻烦帮忙看看DM9000a在2440上的问题
我用的是s3c2440、wince5.0的板子,仿照一个demo板仿制的。多加了一个cpld,可网口没用它。 之前调其他外设时都没有连通网口(就是连通电源的电感不焊),都调好了,现在连通网口芯片,下载 ......
zhangjmxx 嵌入式系统
怎么在symbol级修改如非门的w、l、m参数
用的是cadence的composer schematic,要建立一个如inv,nand,nor等的标准单元库,目的是大家可以直接调用symbol,然后根据需要在symbol级修改w、l、m参数,请问如何操作?...
entertest FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 287  648  2261  875  1816  40  29  28  44  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved