电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962R9653901QXX

产品描述XOR Gate, ACT Series, 4-Func, 2-Input, CMOS, CDFP14, CERAMIC, BOTTOM BRAZED, DFP-14
产品类别逻辑    逻辑   
文件大小224KB,共9页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962R9653901QXX概述

XOR Gate, ACT Series, 4-Func, 2-Input, CMOS, CDFP14, CERAMIC, BOTTOM BRAZED, DFP-14

5962R9653901QXX规格参数

参数名称属性值
零件包装代码DFP
包装说明DFP,
针数14
Reach Compliance Codeunknown
系列ACT
JESD-30 代码R-CDFP-F14
长度9.525 mm
逻辑集成电路类型XOR GATE
功能数量4
输入次数2
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)14 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量100k Rad(Si) V
宽度6.2865 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS86/UT54ACTS86
Quadruple 2-Input Exclusive OR Gates
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 14-pin DIP
- 14-lead flatpack
UT54ACS86 - SMD 5962-96538
UT54ACTS86 - SMD 5962-96539
DESCRIPTION
The UT54ACS86 and the UT54ACTS86 are quadruple 2-input
exclusive OR gates. The devices perform the Boolean function
Y = A⊕B = AB + AB in positive logic.
An application is as a true/complement element. If one of the
inputs is low, the other input will be reproduced in true form at
the output. If one of the inputs is high, the signal on the other
input will be reproduced inverted at the output.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
A
L
L
H
H
B
L
H
L
H
OUTPUT
Y
L
H
H
L
PINOUTS
14-Pin DIP
Top View
A1
B1
Y1
A2
B2
Y2
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
B4
A4
Y4
B3
A3
Y3
14-Lead Flatpack
Top View
A1
B1
Y1
A2
B2
Y2
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
B4
A4
Y4
B3
A3
Y3
LOGIC DIAGRAM
A1
B1
A2
B2
A3
B3
A4
B4
=1
(3)
(6)
(8)
(11)
Y1
Y2
Y3
Y4
Y1
Y2
Y3
LOGIC SYMBOL
A1
B1
A2
B2
A3
B3
A4
B4
(1)
(2)
(4)
(5)
(9)
(10)
(12)
(13)
Y4
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and IEC
Publication 617-12.
1
4份 avr 开发板原理图
535505355153552...
ming1005 Microchip MCU
如何生成cpl文件
小弟向各位大哥大姐请教: 现在我有一个应用程序,想将它加入到Wince的控制面板中,需要做那些工作? ...
爱情呼叫转移 嵌入式系统
单片机控制220V
小弟在这里请教下各路大侠,用单片机控制220V交流电的通断如何实现?小弟不是很清楚,麻烦各路高手指点指点,最好是已经实践过的,我在网上找的FB(火鸟)120在电子市场买不到,所以打算用继电 ......
wangke3721 嵌入式系统
最新NI.LabVIEW.2009.v9.0 keygen下载
28631...
cscl 测试/测量
工程师手册: 电阻知识
找到一个不错的介绍电子知识的电子书, 非常不错.很简洁适用. 我前几天也上传过一个有关电子知识的,但那个没有贴片电阻方面的绍介.这个就很全面了,贴片电阻介绍的很全面. 不多说了. 觉得我 ......
kejuyuan PCB设计
可综合设计的一点原则
一、HDL不是硬件设计语言 曾碰到过不少VHDL或Verilog HDL的初学者问一些相似的问题,诸如如何实现除法、开根号,如何写循环语句等等。在这个论坛上,也时常能看到一些网友提出这一类的 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 203  2517  1547  45  2048  17  10  24  20  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved