电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T3339S166BFG

产品描述Dual-Port SRAM, 512KX18, 3.6ns, CMOS, CBGA208, 15 X 15 MM X 1.4 MM, 0.80 MM PITCH, GREEN, FPBGA-208
产品类别存储    存储   
文件大小304KB,共27页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

70T3339S166BFG概述

Dual-Port SRAM, 512KX18, 3.6ns, CMOS, CBGA208, 15 X 15 MM X 1.4 MM, 0.80 MM PITCH, GREEN, FPBGA-208

70T3339S166BFG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码BGA
包装说明LFBGA, BGA208,17X17,32
针数208
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间3.6 ns
其他特性FLOW-THROUGH OR PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)166 MHz
I/O 类型COMMON
JESD-30 代码S-CBGA-B208
JESD-609代码e1
长度15 mm
内存密度9437184 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度18
湿度敏感等级3
功能数量1
端口数量2
端子数量208
字数524288 words
字数代码512000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织512KX18
输出特性3-STATE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码LFBGA
封装等效代码BGA208,17X17,32
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源2.5,2.5/3.3 V
认证状态Not Qualified
座面最大高度1.7 mm
最大待机电流0.015 A
最小待机电流2.4 V
最大压摆率0.45 mA
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度15 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED 2.5V
512/256/128K X 18
IDT70T3339/19/99S
SYNCHRONOUS
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed data access
– Commercial: 3.4 (200MHz)/3.6ns (166MHz)/
4.2ns (133MHz)(max.)
– Industrial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Interrupt and Collision Detection Flags
Full synchronous operation on both ports
– 5ns cycle time, 200MHz operation (14Gbps bandwidth)
– Fast 3.4ns clock to data out
– Data input, address, byte enable and control registers
– 1.5ns setup to clock and 0.5ns hold on all control, data,
and address inputs @ 200MHz
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
Dual Cycle Deselect (DCD) for Pipelined Output Mode
2.5V (±100mV) power supply for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 166MHz and 133MHz
Available in a 256-pin Ball Grid Array (BGA) and 208-pin fine
pitch Ball Grid Array (fpBGA)
Supports JTAG features compliant with IEEE 1149.1
Green parts available, see ordering information
Functional Block Diagram
UB
L
LB
L
UB
R
LB
R
FT/PIPE
L
1/0
0a 1a
a
0b 1b
b
1b 0b
b
1a 0a
a
1/0
FT/PIPE
R
R/W
L
CE
0L
CE
1L
1
0
1/0
B B
WW
0 1
L L
B B
WW
1 0
R R
1
0
1/0
R/W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
1b 0b 1a 0a
FT/PIPE
L
0/1
0a 1a 0b
1b
,
0/1
FT/PIPE
R
ab
512/256/128K x 18
MEMORY
ARRAY
ba
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
CLK
L
A
18L
(1)
A
0L
REPEAT
L
ADS
L
CNTEN
L
A
18R (1)
CLK
R
,
Counter/
Address
Reg.
ADDR_L
ADDR_R
Counter/
Address
Reg.
A
0R
REPEAT
R
ADS
R
CNTEN
R
TDI
TCK
TMS
TRST
CE
0 L
CE1L
R/
W
L
INTERRUPT
COLLISION
DETECTION
LOGIC
CE
0 R
CE1R
R/
W
R
JTAG
TDO
COL
L
INT
L
ZZ
L
(2)
COL
R
INT
R
ZZ
CONTROL
LOGIC
ZZ
R
(2)
5652 drw 01
NOTES:
1. Address A
18
is a NC for the IDT70T3319. Also, Addresses A
18
and A
17
are NC's for the IDT70T3399.
2. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. All static inputs, i.e., PL/FTx and
OPTx and the sleep mode pins themselves (ZZx) are not affected during sleep mode.
APRIL 2010
DSC-5652/7
1
©2010 Integrated Device Technology, Inc.
本月原创活动,不再限制发帖时加“我是原创”
之前加这个话,是感觉可以清晰分辨出原创文章和非原创文章,但是有朋友说:有些太功利了 于是规则又做了小小的修改: 版主可以推荐,网友可以为觉得不错的原创帖评分,原创链接规整帖子可 ......
soso 聊聊、笑笑、闹闹
TI C6000优化手册——让代码看起来像钉子
500468 DSP芯片的出现,是为了解决大量的数字运算问题。通过集成专用的加法器、乘法器、地址产生器、复杂逻辑等硬件单元,DSP能实现比普通单片机更快速的数字运算,使处理器更适用于实时性高 ......
灞波儿奔 DSP 与 ARM 处理器
求助TI电机驱动芯片DRV8412用MSP430控制步进电机问题
本帖最后由 paulhyde 于 2014-9-15 03:28 编辑 求助TI电机驱动芯片DRV8412用MSP430控制步进电机问题,有使用过的大虾,麻烦了,谢谢! ...
在路上的旁观者 电子竞赛
什么原因?关于锂电池寿命问题!
现在很多设备仪器都在用可充电锂电池组(锂电池组加装有电池保护板),为了防水的原因,电池组的封装固定后,电池组做防水处理一般用胶水固定,问题是:有的设备和仪器使用几个月后出现不 ......
qwqwqw2088 电源技术
timch1ch2被用来输入pwm捕获占空比,那么ch2
比如 PA6--CH1/IN6PA7 --CH2/IN7 现在我要捕获pwm的占空比也就是要用到pwm模式用到了两个输入口i 不过按照st的资料 ch2是内部连接的 那么 我还能PA7做模拟输入吗? 版主指教...
shenqibuhui stm32/stm8
PCB设计者应如何考虑信号电平与工作频率
PCB设计者对于一个电路原理图,首先应当知道其信号电流的流向。不过这个问题很简单,根据国际惯例,输入端都位于电路原理图的左侧,输出端都位于电路原理图的右侧,一目了然。 接下来,需 ......
ohahaha PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 885  1065  1104  1627  1645  6  34  5  57  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved