电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC1405M00DGR

产品描述LVPECL Output Clock Oscillator, 1405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EC1405M00DGR概述

LVPECL Output Clock Oscillator, 1405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC1405M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1405 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这个LC振荡电路是这么振荡工作的?
没看懂这个电路里LC是怎么振荡的,如下我的理解不知是否正确: 当Ucc上电之后,三极管工作于放大状态,L1的电流慢慢增大,电场能变为磁场能储存,而C会开始充电,直至达到Ucc;随着L1的增大,L ......
elec32156 模拟电子
我与EE相识这5年
翻开记忆的画卷。那天,具体的情形已不是很清晰。在亲戚的家里。我似乎是在搜索什么东西。不知怎的。我点开了一个网站。电子工程世界论坛。当时,都看了什么,依然静静的飘散。 我感到,这里有 ......
ienglgge 聊聊、笑笑、闹闹
DE1_SoC下DS-5的使用
有没有人在DE1_SoC开发板上用DS-5调试linux下的代码,工程中需要用到什么文件? ...
全部都是泡馍 FPGA/CPLD
有没有做TI CC2510的
有没有做TI CC2510的?探讨下...
cdqd 嵌入式系统
iHealth血压计拆解
188884正面图 188877 底面图 188878 去了螺丝,底面是用胶粘在一起的。。。 188883 大的核心板去掉之后是一个泵,充气用的 188879 左下角手捏的地方应该是一个气压传感器 188880 核心 ......
平行电 医疗电子
Data abort中的FSR代表什么?
比如4294820590 PID:a3996996 TID:23908f72 0x83902400: AKY=00000009 PC=02592a34(udsp.dll+0x00002a34) RA=02592a30(udsp.dll+0x00002a30) BVA=08350004 FSR=00000008 这个FSR为8代表什么 ......
gdq 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 172  1225  2835  1179  1843  56  41  42  5  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved