电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC990M000DGR

产品描述LVPECL Output Clock Oscillator, 990MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AC990M000DGR概述

LVPECL Output Clock Oscillator, 990MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC990M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率990 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电话卡中的话费用完后如何自己充值
我们都知道,买来得卡特别是买100元送20元的和送更多的费用,特别不经用.用不了几次送的就完了.有没有办法自己来充值?我想即然是磁性的话卡,那么微波炉里面也是磁性微波,可不可以用微波来对话卡加 ......
之城 嵌入式系统
怎么分析,两个整流桥连一起哪个方案好?
整流桥两个整在一起,哪个方案好?怎么分析,感觉无从下手 600640 600641 ...
灞波儿奔 电源技术
印制电路板图的特点
①从印制电路板设计的效果出发,电路板上的元器件排列和分布不像电路原理图那么有规律,这给印制电路板图的识图带来了诸多不便。   ②印制电路板图表示元器件时用电路符号,表示各元器件之间 ......
pcbcnba PCB设计
wince6.0 2440 KITL移植 遇到的问题以及解决办法。
显示驱动虽然显示一段时间就黑屏了,但是至少证明2440 跑起来了。现在弄wince的调试利器——KITL 以前我直接用三星做好的2440 5.0 BSP 的KITL,对于他我真是不了解。现在来移植,感觉压力很大 ......
lian 嵌入式系统
如何在windows7下实现双系统
别笑话这个问题太没水平呀! 学习的需要,我想在windows7下安装linux实现双系统,请问在没有安装光盘的情况下,如何在windows7下顺利安装,请指导详细的安装步骤,如果方便,把linux最新版本的 ......
capalh 嵌入式系统
我的LM3S9B96调试网口调试不通,用的是TI的开发板程序。
我的LM3S9B96调试网口调试不通,用的是TI的开发板程序。我注销了对OLED的操作,网口的指示灯有变法,但没有数据。那位有调试过的指导一下,谢谢!...
yuchenglin 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1112  1311  455  709  851  39  34  45  12  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved