电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB722M000DGR

产品描述LVPECL Output Clock Oscillator, 722MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RB722M000DGR概述

LVPECL Output Clock Oscillator, 722MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB722M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率722 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
白光LED电荷泵电源
Ti的TPS60230能够以高达125MA的总调节电流来驱动5个白光LED,只需4个小电容便可以进行正常操作,并采用节省空间的3*3MM方QFN封装....
geyong 电源技术
逻辑-缓冲器
看到在MCU和电机驱动芯片间常会用一些“逻辑-缓冲器”,这些缓冲器起什么作用呢? ...
碧霄长博 模拟电子
诺基亚剔骨求生:燃烧平台继续起火
本帖最后由 jameswangsynnex 于 2015-3-3 20:02 编辑 裁员1万人、出售旗下奢侈手机品牌Vertu、管理团队大洗牌、收购手机影像技术公司Scalado,被CEO埃洛普形容为“燃烧的平台”的诺基亚不得不 ......
wstt 消费电子
Qt学习之路第9篇 资源文件
上一章节中我们介绍了如何使用 QAction 添加动作。其中,我们使用 QIcon 加载了一张 png 图片。那时候我们使用的是 Qt 资源文件。现在我们来仔细了解下 Qt 的资源系统。 Qt 资源系统是一个跨 ......
兰博 Linux开发
AM1808 EMAC/MDIO 调试问题
大家好! 最近在调试AM1808 的EMAC/MDIO 模块,看了AM1808_StarterWare_1_00_03_03里的例子,发现是使用Lwip协议栈来操作的 现在 我只是想简单的测试EMAC/MDIO 模块硬件能够收发一个以太网帧 ......
张超 DSP 与 ARM 处理器
求教,MDK里面#include 的问题!老是找不到文件
最近有keil,编译周立功的uCosii源程序的时候不报错,但是我把他里面的所有文件复制到另外一个文件夹,然后新建一个工程,在MDK里将所有文件都加进去,可是问题就出来了,老是出现下面的问题: ......
186874509 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 736  2837  1897  2364  2403  9  51  35  34  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved