电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB929M000DGR

产品描述LVDS Output Clock Oscillator, 929MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SB929M000DGR概述

LVDS Output Clock Oscillator, 929MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB929M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率929 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
仪器示波器教程视频直播回放汇总(不断更新)
4797672020-03-23:麦科信示波器基础介绍,底噪测量,探头补偿,菜单介绍 2020-05-27:麦科信TO1000系列以及差分探头介绍 ...
Micsig麦科信 测试/测量
各个电子城的放假时间
春节放假时间:北京中发/知春/新中发电子市场1月19日-2月1日放假,2月2日正常营业;深圳新亚洲电子商城1月19日-2月5日放假,2月6日正常营业;(陕西)西安国际电子商城 1月21日-2月3日放假,2月 ......
Cybrog 聊聊、笑笑、闹闹
ADC/DAC 清华
本帖最后由 dontium 于 2015-1-23 11:39 编辑 ADC/DAC 清华 ...
tonytong 模拟与混合信号
DC-DC电路类型分析
DC-DC电路类型分析 211363 211364 ...
qwqwqw2088 模拟与混合信号
hps DMA取数问题
想写一个驱动,hps 从FPGA 取数(FPGA存储一定数据的时候通知hps取数), 因为数据量比较大,想hps取数的时候用上DMA。就是这个DMA取数据的驱动不知道怎么写(头一次接触Linux),需要写各种寄 ......
陌路沙砾 FPGA/CPLD
你的初恋是什么样的~~~
自认为是俗的不能再俗的人了,找到喜欢的人了,结婚,准备生娃。 但是今天因为不经意的小事,突然想起了初恋。那种纯纯地、些许心动的感觉,确实有一种不一样的味道,回味的并非是人,而是初 ......
幸福的娃 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1361  812  1156  873  1023  33  18  31  59  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved